JAJSNQ7E December   1982  – July 2022 SN74HC563

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions (1)
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Timing Requirements
    6. 5.6 Switching Characteristics
    7. 5.7 Switching Characteristics
    8. 5.8 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Receiving Notification of Documentation Updates
    2. 10.2 サポート・リソース
    3. 10.3 Trademarks
    4. 10.4 Electrostatic Discharge Caution
    5. 10.5 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • N|20
  • DW|20
サーマルパッド・メカニカル・データ
発注情報

概要

これらの 8 ビット・トランスペアレント D タイプ・ラッチは、大きな容量性負荷または比較的低いインピーダンスの負荷の駆動用に設計された 3 ステート出力を備えています。特に、バッファ・レジスタ、I/O ポート、双方向バス・ドライバ、作業レジスタの実装に適しています。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
SN74HC563DW SOIC (20) 12.80mm × 7.50mm
SN74HC563N PDIP (20) 25.40mm × 6.35mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20210930-SS0I-PXG2-GSG5-FKMPXB9FTXMQ-low.png機能ブロック図