JAJSO80F March   1984  – March 2022 SN54HCT138 , SN74HCT138

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions (1)
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Switching Characteristics
    6. 5.6 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Documentation Support
      1. 10.1.1 Related Documentation
    2. 10.2 Receiving Notification of Documentation Updates
    3. 10.3 サポート・リソース
    4. 10.4 Trademarks
    5. 10.5 Electrostatic Discharge Caution
    6. 10.6 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|16
  • NS|16
  • N|16
  • D|16
サーマルパッド・メカニカル・データ
発注情報

概要

’HCT138 デバイスは、非常に小さい伝搬遅延時間が求められる高性能メモリ・デコーディングまたはデータ・ルーティング用に設計されています。高性能メモリ・システムでは、これらのデコーダを使うことでシステムのデコードの影響を最小化できます。高速イネーブル回路を利用した高速メモリと組み合わせた場合、これらのデコーダの遅延時間とメモリのイネーブル時間は、通例、メモリの標準的なアクセス時間を下回ります。すなわち、このデコーダによる実質的なシステム遅延時間は無視できるということです。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
SN74HCT138D SOIC (16) 9.90mm × 3.90mm
SN74HCT138N PDIP (16) 19.31mm × 6.35mm
SN74HCT138NS SO (16) 6.20mm × 5.30mm
SN74HCT138PW TSSOP (16) 5.00mm × 4.40mm
SN54HCT138J CDIP (16) 24.38mm × 6.92mm
SNJ54HCT138FK LCCC (20) 8.89mm × 8.45mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-E8E8E9F4-81A0-42C6-87B2-C7E3DF72A188-low.png機能ブロック図