JAJSS50 November 2023 SN74LV2T74-EP
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
SN74LV2T74-EP は、テキサス・インスツルメンツの電圧レベル変換機能内蔵 LVxT 論理デバイス・ファミリの製品です。このデバイス・ファミリは、昇圧変換に対応するための小さい入力電圧スレッショルドと、降圧変換に対応するための最大 5.5V レベルの信号に耐える入力を持つように設計されています。出力電圧は、「電気的特性」表に記載されているように、常に電源電圧 (VCC) を基準とします。 正常に機能させるには、High 入力状態では規定の VIH(MIN) レベル以上、Low 入力状態では規定の VIL(MAX) 以下に入力信号を保持する必要があります。図 7-3 に、LVxT デバイス・ファミリの VIH および VIL レベル (代表値) と一般的な CMOS デバイスの電圧レベルを比較のために示します。
入力は高インピーダンスであり、通常は「電気的特性」に示されている入力容量と並列の抵抗としてモデル化されます。 ワーストケースの抵抗は「絶対最大定格」に示されている最大入力電圧と、「電気的特性」に示されている最大入力リーケージ電流からオームの法則 (R = V ÷ I) を使用して計算します。
入力に関しては、「推奨動作条件」表の入力遷移時間またはレートで定義されているように、有効なロジック状態の間を入力信号が素早く遷移する必要があります。 この仕様を満たさないと、消費電力が増大し、発振の原因となる可能性があります。詳細については、『低速またはフローティング CMOS 入力の影響』アプリケーション・レポートを参照してください。
動作中は片時も、入力をフローティングにすることはできません。未使用の入力は、VCC または GND に接続して終端する必要があります。システムが入力を常にアクティブに駆動している訳ではない場合、システムが入力をアクティブに駆動していないときに有効な入力電圧を与えるため、プルアップまたはプルダウン抵抗を追加できます。抵抗値は複数の要因で決まりますが、10kΩ の抵抗が推奨され、通常はすべての要件を満たします。