JAJSSW4 January 2024 SN74LV6T07-EP
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
SN74LV6T07-EP を使うことで、入力信号を昇圧変換できます。VCC の印加電圧によって、出力電圧と入力スレッショルドが決まります (「推奨動作条件」と「電気的特性」の表を参照)。 高インピーダンスの入力に接続した場合、出力電圧は、High 状態ではほぼ VCC、Low 状態では 0V になります。
入力のスレッショルドが低いため、一般的な値よりもはるかに低い入力 High 状態レベルにも対応できます。たとえば、5V 電源で動作するデバイスの標準 CMOS 入力では、VIH(MIN) は 3.5V です。SN74LV6T07-EP の場合、5V 電源での VIH(MIN) はわずか 2V であるため、標準値の 2.5V から 5V の信号への昇圧変換が可能です。
図 7-2 に示すように、High 状態の入力信号は VIH(MIN) を上回り、Low 状態の入力信号は VIL(MAX) を下回るようにします。
昇圧変換の組み合わせは次のとおりです。