JAJSTV2 March   2024 SN74LV8T164

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 タイミング特性
    7. 5.7 スイッチング特性
    8. 5.8 ノイズ特性
    9. 5.9 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 既知のパワーアップ状態でのラッチ論理
      3. 7.3.3 LVxT 拡張入力電圧
      4. 7.3.4 クランプ ダイオード構造
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

ピン構成および機能

GUID-20201022-CA0I-BGFT-PNPD-24KL64GRTLDJ-low.gif図 4-1 PW パッケージ、14 ピン TSSOP (上面図)
GUID-20240216-SS0I-Z0WM-23G0-R6FQ3GP09L8C-low.svg図 4-2 BQA パッケージ、14 ピン WQFN (透過上面図)
表 4-1 ピンの機能
ピン種類(1)説明
名称番号
A1I

シリアル入力 A

B2

I

シリアル入力 B

QA3O

パラレル出力 A

QB4O

パラレル出力 B

QC5O

パラレル出力 C

QD6O

パラレル出力 D

GND7Gグランド
CLK8

I

クロック、立ち上がりエッジをトリガ

CLR9

I

クリア、アクティブ LOW

QE

10

O

パラレル出力 E

QF

11

O

パラレル出力 F

QG12

O

パラレル出力 G

QH

13

O

パラレル出力 H

VCC14

P

電源

サーマル パッド(2)

サーマル パッドは GND に接続するか、フローティングのままにすることができます。他の信号や電源には接続しないでください。
I = 入力、O = 出力、I/O = 入力または出力、G = グランド、P = 電源
BQA パッケージに限定