JAJSP71M December   2003  – October 2022 SN74LVC2T45

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  Electrical Characteristics
    6. 6.6  Switching Characteristics: VCCA = 1.8 V ± 0.15 V
    7. 6.7  Switching Characteristics: VCCA = 2.5 V ± 0.2 V
    8. 6.8  Switching Characteristics: VCCA = 3.3 V ± 0.3 V
    9. 6.9  Switching Characteristics: VCCA = 5 V ± 0.5 V
    10. 6.10 Operating Characteristics
    11. 6.11 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Fully Configurable Dual-Rail Design Allows Each Port to Operate Over the Full 1.65-V to 5.5-V Power-Supply Range
      2. 8.3.2 Support High-Speed Translation
      3. 8.3.3 Ioff Supports Partial-Power-Down Mode Operation
      4. 8.3.4 Balanced High-Drive CMOS Push-Pull Outputs
      5. 8.3.5 Vcc Isolation
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Applications
      1. 9.2.1 Unidirectional Logic Level-Shifting Application
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
        3. 9.2.1.3 Application Curve
      2. 9.2.2 Bidirectional Logic Level-Shifting Application
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Detailed Design Procedure
          1. 9.2.2.2.1 Enable Times
        3. 9.2.2.3 Application Curve
  10. 10Power Supply Recommendations
    1. 10.1 Power-Up Considerations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 Receiving Notification of Documentation Updates
    3. 12.3 サポート・リソース
    4. 12.4 Trademarks
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 完全に構成可能なデュアル・レール設計により、1.65V~5.5V の電源電圧の全範囲にわたって各ポートが動作可能
  • VCC 絶縁機能:どちらかの VCC 入力が GND レベルになると、両方のポートが高インピーダンス状態に移行
  • VCCA を基準とする DIR 入力回路
  • 低い消費電力、最大 ICC:4µA
  • テキサス・インスツルメンツの NanoFree™ パッケージで供給
  • 3.3V において ±24mA の出力駆動能力
  • Ioff により部分的パワーダウン・モードでの動作をサポート
  • 最大データ・レート:
    • 420Mbps (3.3V から 5V に変換)
    • 210Mbps (3.3V に変換)
    • 140Mbps (2.5V に変換)
    • 75Mbps (1.8V に変換)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護
    • 4000V、人体モデル (A114-A)
    • 200V、マシン・モデル (A115-A)
    • 1000V、デバイス帯電モデル (C101)