JAJSK40F
May 2009 – January 2023
TCA6416A
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
I2C Interface Timing Requirements
6.7
Reset Timing Requirements
6.8
Switching Characteristics
6.9
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagrams
8.3
Feature Description
8.3.1
Voltage Translation
8.3.2
I/O Port
8.3.3
Interrupt Output ( INT)
8.3.4
Reset Input ( RESET)
8.4
Device Functional Modes
8.4.1
Power-On Reset
8.5
Programming
8.5.1
I2C Interface
8.6
Register Maps
8.6.1
Device Address
8.6.2
Control Register and Command Byte
8.6.3
Register Descriptions
8.6.4
Bus Transactions
8.6.4.1
Writes
8.6.4.2
Reads
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Minimizing ICC When I/Os Control LEDs
9.2.3
Application Curves
10
Power Supply Recommendations
10.1
Power-On Reset Requirements
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
ドキュメントの更新通知を受け取る方法
12.2
サポート・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
用語集
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PW|24
MPDS363A
RTW|24
MPQF167C
サーマルパッド・メカニカル・データ
RTW|24
QFND062N
発注情報
jajsk40f_oa
jajsk40f_pm
1
特長
I
2
C からパラレル・ポートへのエクスパンダ
1.65V~5.5V の動作電源電圧範囲
双方向電圧レベル変換と、1.8V、2.5V、3.3V、5V の I
2
C バスおよび P ポート間での GPIO 拡張が可能
低いスタンバイ消費電流:3µA
5V 許容の I/O ポート
400kHz の高速 I
2
C バス
ハードウェア・アドレス・ピンにより、同じ I
2
C/SMBus バス上に 2 つの TCA6416A デバイスを接続可能
アクティブ Low のリセット入力 (
RESET
)
オープンドレインのアクティブ Low 割り込み出力 (
INT
)
入力 / 出力構成レジスタ
極性反転レジスタ
パワーオン・リセット内蔵
電源投入時はすべてのチャネルが入力に構成された状態
電源オン時のグリッチなし
SCL/SDA 入力のノイズ・フィルタ
大電流の最大駆動能力を持つラッチ付き出力により LED を直接駆動
JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
JESD 22 を超える ESD 保護
2000V、人体モデル (A114-A)
200V、マシン・モデル (A115-A)
1000V、デバイス帯電モデル (C101)