JAJSJF9E January   2021  – March 2024 TLV9351-Q1 , TLV9352-Q1 , TLV9354-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 シングル チャネルの熱に関する情報
    5. 5.5 デュアル チャネルの熱に関する情報
    6. 5.6 クワッド チャネルの熱に関する情報
    7. 5.7 電気的特性
    8. 5.8 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 入力保護回路
      2. 6.3.2 EMI 除去
      3. 6.3.3 位相反転の防止
      4. 6.3.4 過熱保護動作
      5. 6.3.5 容量性負荷および安定度
      6. 6.3.6 同相電圧範囲
      7. 6.3.7 電気的オーバーストレス
      8. 6.3.8 過負荷からの回復
      9. 6.3.9 代表的な仕様と分布
    4. 6.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 高電圧高精度コンパレータ
        1. 7.2.1.1 設計要件
        2. 7.2.1.2 詳細な設計手順
        3. 7.2.1.3 アプリケーション曲線
    3. 7.3 電源に関する推奨事項
    4. 7.4 レイアウト
      1. 7.4.1 レイアウトのガイドライン
      2. 7.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 デバイスのサポート
      1. 8.1.1 開発サポート
        1. 8.1.1.1 TINA-TI (無料のダウンロード・ソフトウェア)
        2. 8.1.1.2 TI Precision Designs
    2. 8.2 ドキュメントのサポート
      1. 8.2.1 関連資料
    3. 8.3 ドキュメントの更新通知を受け取る方法
    4. 8.4 サポート・リソース
    5. 8.5 商標
    6. 8.6 静電気放電に関する注意事項
    7. 8.7 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

レイアウトのガイドライン

デバイスで最高の動作性能を実現するには、以下のような適切な PCB レイアウト手法を使用してください。

  • ノイズが回路全体の電源ピンとオペアンプ自体を経由して、アナログ回路に伝播することがあります。バイパス コンデンサは、アナログ回路に対してローカルに低インピーダンスの電源を供給し、結合ノイズを低減するために使用されます。
    • 各電源ピンとグランドとの間に、低 ESR の 0.1μF セラミック バイパス コンデンサを接続し、可能な限りデバイスの近くに配置します。単一電源アプリケーションの場合は、V+ からグランドに対して 1 つのバイパス コンデンサを接続します。
  • 回路のアナログ部とデジタル部を別々に接地することは、ノイズを抑制する最も簡単かつ効果的な方法の 1 つです。通常、多層 PCB のうち 1 つ以上の層はグランド プレーン専用です。グランド プレーンは熱を分散させ、EMI ノイズを拾いにくくする役割を果たします。グランド電流の流れに注意して、デジタル グランドとアナログ グランドを物理的に確実に分離してください。
  • 寄生カップリングを低減するには、入力トレースを電源トレースまたは出力トレースからできるだけ離れた位置に配置します。これらのトレースを離して配置できない場合、感度の高いトレースをノイズの多いトレースと平行にするのではなく、垂直に交差させる方がはるかに効果的です。
  • 外付け部品は、可能な限りデバイスに近く配置します。図 7-4 に示すように、寄生容量を最小限に抑えるため、RF と RG は反転入力の近くに配置します。
  • 入力トレースは、できる限り短くします。入力トレースは、回路の最も影響を受ける部分であることに常に注意してください。
  • 重要なトレースの周囲に、駆動される低インピーダンスのガード リングを配置することを検討してください。ガード リングを使用すると、付近に存在する、さまざまな電位のトレースからのリーク電流を大幅に低減できます。
  • 最高の性能を実現するため、基板組み立ての後で PCB を清掃することを推奨します。
  • 高精度の集積回路では、プラスチック パッケージへの水分の侵入により性能が変化する場合があります。PCB を水で洗浄してから、PCB アセンブリをベーキングして、清掃プロセス中にデバイスのパッケージに侵入した水分を除去することを推奨します。ほとんどの場合、洗浄後に 85℃で 30 分間の低温ベーキングを行えば十分です。