JAJSOO4B September   2011  – June 2022 TMP100-Q1 , TMP101-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Digital Temperature Output
      2. 7.3.2  Serial Interface
      3. 7.3.3  Bus Overview
      4. 7.3.4  Serial Bus Address
      5. 7.3.5  Writing and Reading to the TMP100-Q1 and TMP101-Q1
      6. 7.3.6  Target Mode Operations
        1. 7.3.6.1 Target Receiver Mode
        2. 7.3.6.2 Target Transmitter Mode
      7. 7.3.7  SMBus Alert Function
      8. 7.3.8  General Call
      9. 7.3.9  High-Speed Mode
      10. 7.3.10 POR (Power-On Reset)
      11. 7.3.11 Timing Diagrams
    4. 7.4 Device Functional Modes
      1. 7.4.1 Shutdown Mode (SD)
      2. 7.4.2 OS/ALERT (OS)
      3. 7.4.3 Thermostat Mode (TM)
      4. 7.4.4 Comparator Mode (TM = 0)
      5. 7.4.5 Interrupt Mode (TM = 1)
    5. 7.5 Programming
      1. 7.5.1 Pointer Register
        1. 7.5.1.1 Pointer Register Byte (pointer = N/A) [reset = 00h]
        2. 7.5.1.2 Pointer Addresses of the TMP100-Q1 and TMP101-Q1 Registers
      2. 7.5.2 Temperature Register
      3. 7.5.3 Configuration Register
        1. 7.5.3.1 Shutdown Mode (SD)
        2. 7.5.3.2 Thermostat Mode (TM)
        3. 7.5.3.3 Polarity (POL)
        4. 7.5.3.4 Fault Queue (F1, F0)
        5. 7.5.3.5 Converter Resolution (R1, R0)
        6. 7.5.3.6 OS/ALERT (OS)
      4. 7.5.4 High- and Low-Limit Registers
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curve
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Examples
  11. 11Device and Documentation Support
    1. 11.1 Receiving Notification of Documentation Updates
    2. 11.2 サポート・リソース
    3. 11.3 Trademarks
    4. 11.4 Electrostatic Discharge Caution
    5. 11.5 Glossary
  12. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TMP100-Q1 および TMP101-Q1 デバイスは、負の温度係数 (NTC) と正の温度係数 (PTC) のサーミスタの代替品に理想的なデジタル温度センサです。このデバイスは、校正および外部コンポーネントの信号調整を必要とすることなく、±1°C の標準的精度を提供します。デバイス温度センサは線形性が高く、複雑な計算やルックアップ・テーブルなしに温度を導き出すことができます。オンチップの 12 ビット ADC は最小 0.0625℃の分解能を実現できます。これらのデバイスは、6 ピンの SOT-23 パッケージで供給されます。

TMP100-Q1 および TMP101-Q1 デバイスは、SMBus、2 線式、I2C インターフェイス互換性を備えています。TMP100-Q1 デバイスの場合、1 つのバスに最大 8 つのデバイスを接続できます。TMP100-Q1 デバイスは、バスあたり最大 3 つのデバイスを接続できる SMBus アラート機能を備えています。

TMP100-Q1 および TMP101-Q1 デバイスは、通信、コンピュータ、コンシューマ、環境、工業、計測など、さまざまなアプリケーションの広範囲の温度測定向けに設計されています。

TMP100-Q1 および TMP101-Q1 デバイスは、-55°C~125°Cの温度範囲で動作が規定されています。

デバイス情報(1)
部品番号 パッケージ 本体サイズ (公称)
TMP100-Q1 SOT-23 (6) 2.90mm × 1.60mm
TMP101-Q1 SOT-23 (6) 2.90mm × 1.60mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。


TMP100-Q1 のブロック図


TMP101-Q1 のブロック図