JAJSM46G August   2010  – June 2021 TPD2EUSB30 , TPD2EUSB30A , TPD4EUSB30

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagrams
    3. 7.3 Feature Description
    4. 7.4 Device Functional Modes
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Signal Range on D+, D- Pins
        2. 8.2.2.2 Operating Frequency
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Examples
  11. 11Device and Documentation Support
    1. 11.1 Receiving Notification of Documentation Updates
    2. 11.2 サポート・リソース
    3. 11.3 Trademarks
    4. 11.4 Electrostatic Discharge Caution
    5. 11.5 Glossary
  12. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPD2EUSB30、TPD2EUSB30A、TPD4EUSB30 は、2 および 4 チャネルの過渡電圧サプレッサ (TVS) を使用した静電気放電 (ESD) 保護ダイオード・アレイです。TPDxEUSB30/A デバイスは、IEC 61000-4-2 国際規格 (接触) で規定されている最大レベルの ESD 耐性を備えています。これらのデバイスは、IEC 61000-4-5 (サージ) 仕様に基づく 5A (8/20μs) のピーク・パルス電流定格も持っています。

TPD2EUSB30A は、4.5V の低い DC ブレークダウン電圧を持っています。その低い静電容量、低いブレークダウン電圧、低い動的抵抗により、TPD2EUSB30A は高速差動 IO に適した優れた保護デバイスと言えます。

TPD2EUSB30 と TPD2EUSB30A は、コンパクトな DRT (1mm × 1mm) パッケージで供給されます。TPD4EUSB30 は、コンパクトな DQA (2.5mm × 1.0mm) パッケージで供給されます。

製品情報(1)
部品番号パッケージ本体サイズ (公称)
TPD2EUSB30SOT (3)1.00mm × 0.80mm
TPD2EUSB30A
TPD4EUSB30USON (10)2.50mm × 1.00mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-085F4262-2C33-43CD-A938-C98910916F89-low.gifTPD4EUSB30 の回路図
GUID-D1192DFE-71F9-4019-B16B-B9D666AE15CD-low.gifTPD2EUSB30/A の回路図