JAJSK58C january   2022  – december 2022 TPS4811-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Device Comparison Table
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Switching Characteristics
    7. 7.7 Typical Characteristics
  9. Parameter Measurement Information
  10. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1  Charge Pump and Gate Driver output (VS, PU, PD, BST, SRC)
      2. 9.3.2  Capacitive Load Driving
        1. 9.3.2.1 FET Gate Slew Rate Control
        2. 9.3.2.2 Using Precharge FET - (with TPS48111-Q1 Only)
      3. 9.3.3  Overcurrent and Short-Circuit Protection
        1. 9.3.3.1 Overcurrent Protection With Auto-Retry
        2. 9.3.3.2 Overcurrent Protection With Latch-Off
      4. 9.3.4  Short-Circuit Protection
      5. 9.3.5  Analog Current Monitor Output (IMON)
      6. 9.3.6  Overvoltage (OV) and Undervoltage Protection (UVLO)
      7. 9.3.7  Device Functional Mode (Shutdown Mode)
      8. 9.3.8  Remote Temperature sensing and Protection (DIODE)
      9. 9.3.9  Output Reverse Polarity Protection
      10. 9.3.10 TPS4811x-Q1 as a Simple Gate Driver
  11. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application: Driving HVAC PTC Heater Load on KL40 Line in Power Distribution Unit
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
    3. 10.3 Typical Application: Driving B2B FETs With Pre-charging the Output Capacitance
      1. 10.3.1 Design Requirements
      2. 10.3.2 External Component Selection
      3. 10.3.3 Application Curves
    4. 10.4 Power Supply Recommendations
    5. 10.5 Layout
      1. 10.5.1 Layout Guidelines
      2. 10.5.2 Layout Example
  12. 11Device and Documentation Support
    1. 11.1 ドキュメントの更新通知を受け取る方法
    2. 11.2 サポート・リソース
    3. 11.3 Trademarks
    4. 11.4 静電気放電に関する注意事項
    5. 11.5 用語集
  13. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPS4811x-Q1 ファミリは、保護および診断機能を備えた 100V スマート・ハイサイド・ドライバです。本デバイスは 3.5V~80V の広い動作電圧範囲を持っているため、12V、24V、48V システムの設計に適しています。

本デバイスは、大電流システム設計において並列 FET を使って電力をスイッチングできる強力な 3.7A ピーク・ソース (PU) と 4A ピーク・シンク (PD) ゲート・ドライバを備えています。ゲート・ドライバの制御入力として INP を使います。

本デバイスは、エネルギー管理システムの設計を可能にする高精度電流検出 (±2 %) 出力 (IMON) を備えています。本デバイスは、スレッショルドと応答時間を精密に調整できる FLT_I 出力を備えた 2 レベルの過電流保護機能を備えています。自動リトライおよびラッチオフ・フォルト動作は設定可能です。本デバイスは、FLT_T 出力を備えたリモート過熱保護機能を備えています。

TPS48111-Q1 は、制御入力 (INP_G) を備えたプリチャージ・ドライバ (G) を内蔵しています。この機能は、大きな容量性負荷を駆動する必要がある設計を可能にします。シャットダウン・モードでは、本コントローラは合計 1.6µA のシャットダウン電流を消費します (48V 電源入力の場合)。

TPS4811x-Q1 は、隣接する高電圧ピンと低電圧ピンの間のピンを取り除くことで 0.8mm の間隔を確保した 19 ピン VSSOP パッケージで供給されます。

パッケージ情報
部品番号パッケージ (1)本体サイズ (公称)
TPS48110-Q1、
TPS48111-Q1
VSSOP (19)5.10mm × 3.00mm
利用可能なパッケージについては、データシートの末尾にある注文情報を参照してください。
GUID-20220111-SS0I-XHJT-5SMD-VZQX94CNNFBS-low.svgヒーター負荷用スマート・ハイサイド・ドライバ
GUID-20220111-SS0I-7KQX-6BT8-D9XQB0JN4GQV-low.svgDC/DC コンバータ用サーキット・ブレーカ