JAJSCY5A December   2016  – January 2017 TPS54260-EP

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Fixed Frequency PWM Control
      2. 7.3.2  Slope Compensation Output Current
      3. 7.3.3  Pulse Skip Eco-mode Control Scheme
      4. 7.3.4  Low Dropout Operation and Bootstrap Voltage (Boot)
      5. 7.3.5  Error Amplifier
      6. 7.3.6  Voltage Reference
      7. 7.3.7  Adjusting the Output Voltage
      8. 7.3.8  Enable and Adjusting Undervoltage Lockout (UVLO)
      9. 7.3.9  Slow-Start and Tracking Pin (SS/TR)
      10. 7.3.10 Overload Recovery Circuit
      11. 7.3.11 Constant Switching Frequency and Timing Resistor (RT and CLK Pin)
      12. 7.3.12 Overcurrent Protection and Frequency Shift
      13. 7.3.13 Selecting the Switching Frequency
      14. 7.3.14 How to Interface to RT/CLK Pin
      15. 7.3.15 Power Good (PWRGDPin)
      16. 7.3.16 Overvoltage Transient Protection (OVTP)
      17. 7.3.17 Thermal Shutdown
      18. 7.3.18 Small Signal Model for Loop Response
      19. 7.3.19 Simple Small-Signal Model for Peak Current Mode Control
      20. 7.3.20 Small-Signal Model for Frequency Compensation
    4. 7.4 Device Functional Modes
      1. 7.4.1 Sequencing
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1  Selecting The Switching Frequency
        2. 8.2.2.2  Output Inductor Selection (LO)
        3. 8.2.2.3  Output Capacitor
        4. 8.2.2.4  Catch Diode
        5. 8.2.2.5  Input Capacitor
        6. 8.2.2.6  Slow-Start Capacitor
        7. 8.2.2.7  Bootstrap Capacitor Selection
        8. 8.2.2.8  UVLO Set Point
        9. 8.2.2.9  Output Voltage and Feedback Resistors Selection
        10. 8.2.2.10 Compensation
        11. 8.2.2.11 Discontinuous Mode and Eco-mode Control Scheme Boundary
        12. 8.2.2.12 Power Dissipation
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
      1. 10.1.1 Estimated Circuit Area
    2. 10.2 Layout Example
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントの更新通知を受け取る方法
    2. 11.2 コミュニティ・リソース
    3. 11.3 商標
    4. 11.4 静電気放電に関する注意事項
    5. 11.5 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 入力電圧範囲: 3.5V~60V
  • 200mΩのハイサイドMOSFET
  • パルス・スキップ Eco-mode™制御方式により軽負荷時に高い効率を実現
  • 動作中の静止電流138μA
  • シャットダウン電流1.3μA
  • 100kHz~2.5MHzのスイッチング周波数
  • 外部クロックに同期
  • スロースタートとシーケンスを調整可能
  • UVおよびOVパワー・グッド出力
  • 調整可能なUVLO電圧およびヒステリシス
  • 0.8Vの内部電圧リファレンス
  • 10ピンのHVSSOPおよび10ピンの3mm×3mm VSONパッケージ
  • WEBENCH®ソフトウェア・ツールでサポート
  • 防衛、航空宇宙、および医療アプリケーションをサポート
    • 管理されたベースライン
    • 単一のアセンブリ/テスト施設
    • 単一の製造施設
    • 軍用温度範囲(-55℃~125℃)で利用可能
    • 長期にわたる製品ライフ・サイクル
    • 製品変更通知の延長
    • 製品のトレーサビリティ

アプリケーション

  • 12Vおよび24Vの車載用および産業用システム
  • インフォテインメント、クラスタ、ADASアプリケーション

概要

TPS54260-EPデバイスは、ハイサイドMOSFETを内蔵した60V、2.5Aの降圧型レギュレータです。電流モード制御により外部補償が単純化され、柔軟な部品選択が可能になります。低リップルのパルス・スキップ・モードを使用すると、無負荷でのレギュレート出力時の消費電流を138μAまで低減できます。イネーブル・ピンがLOWのときには、シャットダウン時の消費電流が1.3μAに低減されます。

低電圧誤動作防止は内部で2.5Vに設定されていますが、イネーブル・ピンを使用してさらに高い電圧に設定することができます。出力電圧のスタートアップ・ランプは、スロー・スタート・ピンにより制御されます。このピンはシーケンス処理やトラッキング用に構成することも可能です。オープン・ドレインのパワー・グッド信号は、出力が公称電圧の94%~107%の範囲内にあることを示しています。

スイッチング周波数の範囲が広いため、効率および外部部品のサイズを最適化できます。周波数のフォールドバックとサーマル・シャットダウンにより、過負荷状態時に部品が保護されます。

TPS54260-EPは10ピンの熱的に強化されたHVSSOP、および10ピンの3mm×3mm VSONパッケージで供給されます。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
TPS54260-EP HVSSOP (10) 3.00mm×4.90mm
VSON (10) 3.00mm×3.00mm
  1. 提供されているすべてのパッケージについては、巻末の注文情報を参照してください。


概略回路図

TPS54260-EP sim_sch_slvsdn9.gif

効率と負荷電流との関係

TPS54260-EP eff_il2_lvsa86.gif