JAJSJS5C March   2021  – June 2025 TPS628501 , TPS628502 , TPS628503

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. パラメータ測定情報
    1. 7.1 回路図
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 高精度イネーブル (EN)
      2. 8.3.2 COMP/FSET
      3. 8.3.3 MODE/SYNC
      4. 8.3.4 スペクトラム拡散クロック供給 (SSC)
      5. 8.3.5 低電圧誤動作防止 (UVLO)
      6. 8.3.6 パワー グッド出力 (PG)
      7. 8.3.7 サーマル シャットダウン
    4. 8.4 デバイスの機能モード
      1. 8.4.1 パルス幅変調 (PWM) 動作
      2. 8.4.2 パワーセーブ モード動作 (PWM/PFM)
      3. 8.4.3 100% デューティ サイクルでの動作
      4. 8.4.4 電流制限と短絡保護
      5. 8.4.5 フォールドバック電流制限と短絡保護
      6. 8.4.6 出力放電
      7. 8.4.7 ソフトスタート
      8. 8.4.8 入力過電圧保護
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
      1. 9.1.1 出力電圧の設定
      2. 9.1.2 インダクタの選択
      3. 9.1.3 コンデンサの選択
        1. 9.1.3.1 入力コンデンサ
        2. 9.1.3.2 出力コンデンサ
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
    3. 9.3 システム例
      1. 9.3.1 外部クロックへの同期
    4. 9.4 電源に関する推奨事項
    5. 9.5 レイアウト
      1. 9.5.1 レイアウトのガイドライン
      2. 9.5.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 デバイス サポート
      1. 10.1.1 サード・パーティ製品に関する免責事項
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

フォールドバック電流制限と短絡保護

これは、フォールドバック電流制限が有効化されているデバイスで有効です。このオプションの詳細については、テキサス インスツルメンツにお問い合わせください。

デバイスが 1024 を超える後続のスイッチング サイクルで電流制限を検出すると、電流制限を公称値から通常 1.3A に減らします。電流制限表示が消えると、フォールドバック電流制限が解除されます。デバイスの動作が電流制限内で継続する場合、3072 スイッチング サイクル後に、1024 スイッチング サイクルにわたって完全な電流制限を試みます。