JAJSN43A December   2021  – September 2022 TPS7A21

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Smart Enable (EN)
      2. 7.3.2 Low Output Noise
      3. 7.3.3 Active Discharge
      4. 7.3.4 Dropout Voltage
      5. 7.3.5 Foldback Current Limit
      6. 7.3.6 Undervoltage Lockout
      7. 7.3.7 Thermal Overload Protection (TSD)
    4. 7.4 Device Functional Modes
      1. 7.4.1 Device Functional Mode Comparison
      2. 7.4.2 Normal Operation
      3. 7.4.3 Dropout Operation
      4. 7.4.4 Disabled
  8. Applications and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Recommended Capacitor Types
      2. 8.1.2 Input and Output Capacitor Requirements
      3. 8.1.3 Load Transient Response
      4. 8.1.4 Undervoltage Lockout (UVLO) Operation
      5. 8.1.5 Power Dissipation (PD)
      6. 8.1.6 Estimating Junction Temperature
      7. 8.1.7 Recommended Area For Continuous Operation
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Power Dissipation and Device Operation
      3. 8.2.3 Application Curves
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
        1. 8.4.1.1 DSBGA Mounting
        2. 8.4.1.2 DSBGA Light Sensitivity
      2. 8.4.2 Layout Example
  9. Device and Documentation Support
    1. 9.1 Device Support
      1. 9.1.1 Device Nomenclature
    2. 9.2 Documentation Support
      1. 9.2.1 Related Documentation
    3. 9.3 Receiving Notification of Documentation Updates
    4. 9.4 サポート・リソース
    5. 9.5 Trademarks
    6. 9.6 Electrostatic Discharge Caution
    7. 9.7 Glossary
  10. 10Mechanical, Packaging, and Orderable Information
    1. 10.1 Mechanical Data

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • YWD|4
サーマルパッド・メカニカル・データ
発注情報

概要

TPS7A21 は、500mA の出力電流を供給できる超小型の低ドロップアウト (LDO) リニア・レギュレータです。このデバイスは、低ノイズ、高 PSRR、および非常に優れた負荷およびライン過渡応答を特長とし、RF やその他の外部からの影響を受けやすいアナログ回路の要件に対応できます。革新的な設計手法により、外部ノイズ・バイパス・コンデンサを追加しなくても低ノイズ性能を実現します。低静止電流の TPS7A21は、バッテリ駆動のシステムに最適な選択肢です。2.0V~6.0V の入力電圧範囲と、0.8V~5.5V の出力電圧範囲は、さまざまなシステム要件に対応しています。内部の高精度リファレンス電圧回路により、非常に優れた精度が得られます。負荷、ライン、温度の変化に対する最大出力電圧許容誤差は 1.5% です。

内部のソフトスタート回路により突入電流を制御できるため、スタート・アップ時の入力電圧降下を最小限に抑えることができます。LDO は小さなセラミック・コンデンサでも安定して動作するため、ソリューション全体を小型化できます。

内部制御のプルダウン抵抗を持つスマート・イネーブル入力回路により、EN ピンが接続されていない場合でも LDO をディセーブル状態に維持するため、EN 入力をプルダウンするのに必要な外付け部品を不要にできます。

パッケージ情報(1)
部品番号パッケージ本体サイズ (公称)
TPS7A21YWD (DSBGA、4)0.602mm × 0.602mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20211119-SS0I-MLRB-WXLG-KZ03CDPGJ8KG-low.gif概略回路図