JAJSNJ5C june   2022  – march 2023 UCC28C50 , UCC28C51 , UCC28C52 , UCC28C53 , UCC28C54 , UCC28C55 , UCC28C56H , UCC28C56L , UCC28C57H , UCC28C57L , UCC28C58 , UCC28C59 , UCC38C50 , UCC38C51 , UCC38C52 , UCC38C53 , UCC38C54 , UCC38C55

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Typical Characteristics
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1  Detailed Pin Description
        1. 8.3.1.1 COMP
        2. 8.3.1.2 FB
        3. 8.3.1.3 CS
        4. 8.3.1.4 RT/CT
        5. 8.3.1.5 GND
        6. 8.3.1.6 OUT
        7. 8.3.1.7 VDD
        8. 8.3.1.8 VREF
      2. 8.3.2  Undervoltage Lockout
      3. 8.3.3  ±1% Internal Reference Voltage
      4. 8.3.4  Current Sense and Overcurrent Limit
      5. 8.3.5  Reduced-Discharge Current Variation
      6. 8.3.6  Oscillator Synchronization
      7. 8.3.7  Soft-Start Timing
      8. 8.3.8  Enable and Disable
      9. 8.3.9  Slope Compensation
      10. 8.3.10 Voltage Mode
    4. 8.4 Device Functional Modes
      1. 8.4.1 Normal Operation
      2. 8.4.2 UVLO Mode
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1  Input Bulk Capacitor and Minimum Bulk Voltage
        2. 9.2.2.2  Transformer Turns Ratio and Maximum Duty Cycle
        3. 9.2.2.3  Transformer Inductance and Peak Currents
        4. 9.2.2.4  Output Capacitor
        5. 9.2.2.5  Current Sensing Network
        6. 9.2.2.6  Gate Drive Resistor
        7. 9.2.2.7  VREF Capacitor
        8. 9.2.2.8  RT/CT
        9. 9.2.2.9  Start-Up Circuit
        10. 9.2.2.10 Voltage Feedback Compensation
          1. 9.2.2.10.1 Power Stage Poles and Zeroes
          2. 9.2.2.10.2 Slope Compensation
          3. 9.2.2.10.3 Open-Loop Gain
          4. 9.2.2.10.4 Compensation Loop
      3. 9.2.3 Application Curves
    3. 9.3 Power Supply Recommendations
    4. 9.4 Layout
      1. 9.4.1 Layout Guidelines
        1. 9.4.1.1 Precautions
        2. 9.4.1.2 Feedback Traces
        3. 9.4.1.3 Bypass Capacitors
        4. 9.4.1.4 Compensation Components
        5. 9.4.1.5 Traces and Ground Planes
      2. 9.4.2 Layout Example
  10. 10Device and Documentation Support
    1. 10.1 Device Support
      1. 10.1.1 サード・パーティ製品に関する免責事項
    2. 10.2 Documentation Support
      1. 10.2.1 Related Documentation
    3. 10.3 ドキュメントの更新通知を受け取る方法
    4. 10.4 サポート・リソース
    5. 10.5 Trademarks
    6. 10.6 静電気放電に関する注意事項
    7. 10.7 用語集
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

UCCx8C5x デバイス・ファミリは、各種アプリケーションの Si と SiC の両方の MOSFET を駆動できる高性能電流モード PWM コントローラです。UCCx8C5x ファミリは、UCCx8C4x に対して効率と信頼性を高めたバージョンです。

UCCx8C5x ファミリは、Si MOSFET を引き続きサポートするための既存の UVLO スレッショルド (UCCx8C50~55) に加えて、SiC MOSFET を確実に動作させることができる新しい UVLO スレッショルド (UCC28C56~59) を備えています。

VDD の絶対最大定格電圧は 20V から 30V に拡張されており、20Vgs、18Vgs、または 15Vgs の SiC MOSFET ゲートを最適に駆動すると共に、外部の LDO は不要となります。

デバイスの性能の向上
パラメータ UCCx8C4x UCCx8C5x
52kHz 時の消費電流 2.3mA 1.3mA
スタートアップ電流 (最大値) 100μA 75µA
VDD 絶対最大定格 20V 30V
基準電圧精度 ±2% ±1%
Si FET の UVLO および DMAX 6 つのオプション 6 つのオプション
SiC FET の UVLO および DMAX なし 6 つのオプション
最小パッケージ・オプション VSSOP (8) VSSOP (8)

UCCx8C5x ファミリは、8 ピン VSSOP (DGK) および 8 ピン SOIC (D) パッケージで供給されます。

製品情報
部品番号 パッケージ (1) 本体サイズ (公称)
UCC28C50、UCC28C51
UCC28C52、UCC28C53、
UCC28C54、UCC28C55、
UCC38C50、UCC38C51
UCC38C52、UCC38C53
UCC38C54、UCC38C55
SOIC (8) 3.91mm × 4.90mm
VSSOP (8) 3.00mm × 3.00mm
UCC28C56H、UCC28C56L
UCC28C57H、UCC28C57L、
UCC28C58、UCC28C59
SOIC (8) 3.91mm × 4.90mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20221102-SS0I-708N-CNP5-HV7QXLTZPQC1-low.svg 簡略化されたアプリケーション