JADU075
March 2026
1
説明
リソース
機能
アプリケーション
6
1
システムの説明
1.1
主なシステム仕様
2
システム概要
2.1
ブロック図
2.2
設計上の考慮事項
2.2.1
ループ帯域幅
2.2.2
高速設定とサンプリング
2.2.3
低温ドリフトと長期ドリフト
2.2.4
出力キャパシティ
2.2.5
直線性
2.2.6
電流リーケージ
2.2.7
ノイズを低減
2.2.8
スイッチング電流範囲時のグリッチを低減
2.2.9
熱設計
2.2.9.1
OPA593
2.2.9.2
OPA593 分圧抵抗と直列抵抗
2.2.9.3
電流検出抵抗と帰還分圧器
2.2.9.4
クランプ抵抗
2.3
主な使用製品
2.3.1
REF54
2.3.2
DAC11001B
2.3.3
DAC80502
2.3.4
ADS9317
2.3.5
OPA593
2.3.6
OPA596
2.3.7
PGA849
2.3.8
OPA454
2.3.9
OPA4187
2.3.10
THS4552
2.3.11
RES11A
3
システム設計理論
3.1
印加電圧モード
3.2
印加電流モード
3.3
バッファ モード
3.4
ギャング マスター モード
3.5
ギャング スレーバー モード
4
ハードウェア、ソフトウェア、テスト要件、テスト結果
4.1
ハードウェア要件
4.1.1
サポートされる動作モード
4.1.2
電源
4.1.3
ハードウェア接続
4.2
ソフトウェア要件
4.2.1
PC GUI
4.2.1.1
制御ウィンドウ
4.2.1.2
ADC 読み取り未加工データ ウィンドウ
4.2.1.3
キャリブレーション ウィンドウ
4.3
テスト設定
4.3.1
ソース モード接続
4.3.2
シンク モード接続
4.3.3
ギャング モード接続
4.4
テスト結果
4.4.1
直線性および精度
4.4.1.1
FV ±40V、500mA、Comp = 10k + 470nF、DUT = 3MΩ
4.4.1.2
FV、0V ~ 80V、500mA、Comp = 10k + 470nF、DUT = 3MΩ
4.4.1.3
FI、±40V、10mA、Comp = 10k + 470nF、DUT = 3MΩ
4.4.1.4
バッファ、±40V、10mA、Comp = 10k + 470nF、DUT = 3MΩ
4.4.2
過渡
4.4.3
容量性負荷
4.4.4
グリッチ
4.4.5
セトリング タイム
4.4.6
ADC スイング LSB
5
設計とドキュメントのサポート
5.1
デザイン ファイル
5.1.1
回路図
5.1.2
BOM
5.1.3
PCB レイアウトに関する推奨事項
5.1.3.1
レイアウト プリント
5.2
ツールとソフトウェア
5.3
ドキュメントのサポート
5.4
サポート・リソース
5.5
商標
6
著者について
7
謝辞
Design Guide
自動試験装置 (ATE) 80V ディスクリート フローティング VI のリファレンス デザイン
最新の英語版をダウンロード