JAJSF78L
June 2006 – May 2018
TPS65023
,
TPS65023B
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
概略回路図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Electrical Characteristics: Supply Pins VCC, VINDCDC1, VINDCDC2, VINDCDC3
7.7
Electrical Characteristics: Supply Pins VBACKUP, VSYSIN, VRTC, VINLDO
7.8
Electrical Characteristics: VDCDC1 Step-Down Converter
7.9
Electrical Characteristics: VDCDC2 Step-Down Converter
7.10
Electrical Characteristics: VDCDC3 Step-Down Converter
7.11
I2C Timing Requirements for TPS65023B
7.12
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
VRTC Output and Operation With or Without Backup Battery
8.3.2
Step-Down Converters, VDCDC1, VDCDC2, and VDCDC3
8.3.3
Power Save Mode Operation
8.3.4
Low Ripple Mode
8.3.5
Soft-Start
8.3.6
100% Duty Cycle Low Dropout Operation
8.3.7
Active Discharge When Disabled
8.3.8
Power-Good Monitoring
8.3.9
Low-Dropout Voltage Regulators
8.3.10
Undervoltage Lockout
8.3.11
Power-Up Sequencing
8.4
Device Functional Modes
8.5
Programming
8.5.1
System Reset + Control Signals
8.5.1.1
DEFLDO1 and DEFLDO2
8.5.1.2
Interrupt Management and the INT Pin
8.5.2
Serial Interface
8.6
Register Maps
8.6.1
VERSION Register Address: 00h (Read Only)
8.6.2
PGOODZ Register Address: 01h (Read Only)
8.6.3
MASK Register Address: 02h (Read and Write), Default Value: C0h
8.6.4
REG_CTRL Register Address: 03h (Read and Write), Default Value: FFh
8.6.5
CON_CTRL Register Address: 04h (Read and Write), Default Value: B1h
8.6.6
CON_CTRL2 Register Address: 05h (Read and Write), Default Value: 40h
8.6.7
DEFCORE Register Address: 06h (Read and Write), Default Value: 14h/1Eh
8.6.8
DEFSLEW Register Address: 07h (Read and Write), Default Value: 06h
8.6.9
LDO_CTRL Register Address: 08h (Read and Write), Default Value: Set with DEFLDO1 and DEFLDO2
9
Application and Implementation
9.1
Application Information
9.1.1
Input Voltage Connection
9.1.2
Unused Regulators
9.1.3
Reset Condition of DCDC1
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Inductor Selection for the DC-DC Converters
9.2.2.2
Output Capacitor Selection
9.2.2.3
Input Capacitor Selection
9.2.2.4
Output Voltage Selection
9.2.2.5
VRTC Output
9.2.2.6
LDO1 and LDO2
9.2.2.7
TRESPWRON
9.2.2.8
VCC Filter
9.2.3
Application Curves
10
Power Supply Recommendations
10.1
Requirements for Supply Voltages Below 3.0 V
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
デベロッパー・ネットワークの製品に関する免責事項
12.1.2
開発サポート
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
関連リンク
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
12.2.1
関連資料
関連資料については、次を参照してください。
テキサス・インスツルメンツ、
『TPS65023を使用したDaVinci™シーケンシング』
アプリケーション・レポート
テキサス・インスツルメンツ、
『プロセッサ・アプリケーション向けパワー・マネージメントIC (PMIC)による設計の強化』
アプリケーション・レポート
テキサス・インスツルメンツ、
『コンパレータ入力における分圧抵抗の最適化』
アプリケーション・レポート
テキサス・インスツルメンツ、
『TPS65023-Q1によるOMAP3630 BOOTシーケンスの最適化』
アプリケーション・レポート
テキサス・インスツルメンツ、
『TPS65023を使用するNXP i.MX 6用電源の設計』
アプリケーション・レポート
テキサス・インスツルメンツ、
『TPS65023を使用するNXP i.MX 7用電源の設計』
アプリケーション・レポート
テキサス・インスツルメンツ、
『TPS65021を使用するFreescale™ i.MX35用の電源リファレンス・デザイン』
リファレンス・ガイド
テキサス・インスツルメンツ、
『TPS65023 による OMAP™3 への電力供給: デザイン・イン・ガイド』
アプリケーション・レポート
テキサス・インスツルメンツ、
『押しボタン回路』
アプリケーション・レポート
テキサス・インスツルメンツ、
『TPS65023xチェック・リスト』
テキサス・インスツルメンツ、
『TPS65023EVMユーザー・ガイド』
テキサス・インスツルメンツ、
『TPS65023B/TPS650231EVMユーザー・ガイド』