JAJSVN4C
September 2011 – October 2025
ISO7231C-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
仕様
4.1
絶対最大定格
4.2
ESD 定格
4.3
推奨動作条件
4.4
熱特性
4.5
電力定格
4.6
絶縁仕様
4.7
安全関連認証
4.8
安全限界値
4.9
電気的特性:3.3V 動作時の VCC1 と VCC2
4.10
電気的特性:5V 動作時の VCC1 と VCC2
4.11
電気的特性:3.3V 動作時の VCC1、5V 動作時の VCC2
4.12
電気的特性:5V 動作時の VCC1、3.3V 動作時の VCC2
4.13
スイッチング特性: 3.3V 動作時の VCC1 と VCC2
4.14
スイッチング特性: 5V 動作時の VCC1 と VCC2
4.15
スイッチング特性: 3.3V 動作時の VCC1 と 5V 動作時の VCC2
4.16
スイッチング特性: 5V 動作時の VCC1、3.3V 動作時の VCC2
4.17
代表的特性
5
パラメータ測定情報
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.4
デバイスの機能モード
6.4.1
デバイス I/O 回路図
7
アプリケーションと実装
7.1
アプリケーション情報
7.2
代表的なアプリケーション
7.2.1
設計要件
7.2.2
詳細な設計手順
7.2.3
絶縁特性曲線
7.3
電源に関する推奨事項
7.4
レイアウト
7.4.1
レイアウトのガイドライン
7.4.1.1
PCB 材料
7.4.2
レイアウト例
8
デバイスおよびドキュメントのサポート
8.1
ドキュメントのサポート
8.1.1
関連資料
8.2
ドキュメントの更新通知を受け取る方法
8.3
サポート・リソース
8.4
商標
8.5
静電気放電に関する注意事項
8.6
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
5
パラメータ測定情報
A.
入力パルスは、以下の特性を持つジェネレータから供給されます。PRR ≤ 50kHz、50% デューティ サイクル、t
r
≤ 3ns、t
f
≤ 3ns、Z
O
= 50Ω。
B.
C
L
= 15pF であり、±20% 以内の計測器および治具の容量が含まれています。
図 5-1
スイッチング特性試験回路と電圧波形
A.
入力パルスは、以下の特性を持つジェネレータから供給されます。PRR ≤ 50kHz、50% デューティ サイクル、t
r
≤ 3ns、t
f
≤ 3ns、Z
O
= 50Ω。
B.
C
L
= 15pF であり、±20% 以内の計測器および治具の容量が含まれています。
図 5-2
イネーブル / ディセーブル伝搬遅延時間のテスト回路と波形
A.
入力パルスは、以下の特性を持つジェネレータから供給されます。PRR ≤ 50kHz、50% デューティ サイクル、t
r
≤ 3ns、t
f
≤ 3ns、Z
O
= 50Ω。
B.
C
L
= 15pF であり、±20% 以内の計測器および治具の容量が含まれています。
図 5-3
フェイルセーフ遅延時間テスト回路と電圧波形
A.
入力パルスは、以下の特性を持つジェネレータから供給されます。PRR ≤ 50kHz、50% デューティ サイクル、t
r
≤ 3ns、t
f
≤ 3ns、Z
O
= 50Ω。
B.
C
L
= 15pF であり、±20% 以内の計測器および治具の容量が含まれています。
図 5-4
同相過渡耐性試験回路と電圧波形
PRBS ビットのパターンの実行長は 2
16
– 1 です。遷移時間は 800 ps です。NRZ データ入力には、1 または 0 の連続した回数が 5 回以下です。
図 5-5
ピーク ツー ピーク アイ パターン ジッタ テスト回路と電圧波形