JAJU992
July 2025
1
説明
リソース
特長
アプリケーション
6
1
システムの説明
1.1
主なシステム仕様
2
システム概要
2.1
ブロック図
2.2
設計上の考慮事項
2.3
主な使用製品
2.3.1
TPS7H5006-SEP
2.3.2
TPS7H6025-SEP
2.3.3
TPS7H1111-SEP
2.3.4
TPS7H4010-SEP
2.3.5
TPS73801-SEP
2.3.6
TPS7H3302-SEP
2.3.7
TPS7H3014-SEP
2.3.8
TPS7H2221-SEP
2.3.9
SN54SC6T14-SEP
3
システム設計理論
3.1
0V8 ディスクリート降圧レギュレータ (VCCINT)
3.1.1
VCCINT 負荷ステップ
3.2
降圧レギュレータ (内蔵)
3.2.1
1V2
3.2.2
1V2_VCCO
3.2.3
1V2_MEM
3.2.4
2V5_DDR_VPP
3.2.5
3V3_VCCO
3.3
リニア レギュレータ
3.3.1
DDR の終端
3.3.2
0V92
3.3.3
1V5_GTY
3.3.4
1V5
3.3.5
5V0_SYS
3.4
シーケンシング
3.4.1
TPS7H3014-SP シーケンサ
3.4.2
TPS7H2221-SEP 放電回路
3.4.3
VCCINT 放電回路
4
ハードウェア、テスト要件、およびテスト結果
4.1
ハードウェア要件
4.2
テスト設定
4.3
テスト結果
4.3.1
ディスクリート降圧レギュレータ (VCCINT)
4.3.1.1
0V8
4.3.2
降圧レギュレータ (内蔵)
4.3.2.1
1V2
4.3.2.2
1V2_VCCO
4.3.2.3
1V2_MEM
4.3.2.4
2V5_DDR_VPP
4.3.2.5
3V3_VCCO
4.3.3
リニア レギュレータ
4.3.3.1
0V6_VTT
4.3.3.2
0V92
4.3.3.3
1V5_GTY
4.3.3.4
1V5
4.3.3.5
5V0_SYS
5
設計とドキュメントのサポート
5.1
デザイン ファイル
5.1.1
回路図
5.1.2
BOM
5.1.3
レイアウト プリント
5.2
ドキュメントのサポート
5.3
サポート・リソース
5.4
商標
6
著者について
Design Guide
Versal™ AI Edge の耐放射線電源リファレンス デザイン
最新の英語版をダウンロード