JAJSD27A
March 2017 – February 2018
LMG1205
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
アプリケーション概略図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Input and Output
7.3.2
Start-up and UVLO
7.3.3
HS Negative Voltage and Bootstrap Supply Voltage Clamping
7.3.4
Level Shift
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
VDD Bypass Capacitor
8.2.2.2
Bootstrap Capacitor
8.2.2.3
Power Dissipation
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Examples
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
YFX|12
MXBG187A
サーマルパッド・メカニカル・データ
発注情報
jajsd27a_oa
jajsd27a_pm
1
特長
ハイサイドとローサイドで独立した
TTLロジック入力
ピーク・ソース電流1.2A、シンク電流5A
ハイサイドのフローティング・バイアス電圧レールは最大100VDCで動作可能
内部ブートストラップ電源電圧クランプ
出力の分割により、ターンオンおよびターンオフの強度を変更可能
プルダウン0.6Ω、プルアップ2.1Ωの抵抗
短い伝搬時間(標準35ns)
優れた伝搬遅延マッチング(標準1.5ns)
電源レールの低電圧誤動作防止
低消費電力