JAJSE46B September   2017  – December 2017 TPA3221

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Audio Characteristics (BTL)
    7. 7.7 Audio Characteristics (PBTL)
    8. 7.8 Typical Characteristics, BTL Configuration, AD-mode
    9. 7.9 Typical Characteristics, PBTL Configuration, AD-mode
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagrams
    3. 9.3 Feature Description
      1. 9.3.1 Internal LDO
        1. 9.3.1.1 Input Configuration, Gain Setting And Master / Slave Operation
      2. 9.3.2 Gain Setting And Master / Slave Operation
      3. 9.3.3 AD-Mode and HEAD-Mode PWM Modulation
      4. 9.3.4 Oscillator
      5. 9.3.5 Input Impedance
      6. 9.3.6 Error Reporting
    4. 9.4 Device Functional Modes
      1. 9.4.1 Powering Up
        1. 9.4.1.1 Startup Ramp Time
      2. 9.4.2 Powering Down
        1. 9.4.2.1 Power Down Ramp Time
      3. 9.4.3 Device Reset
      4. 9.4.4 Device Soft Mute
      5. 9.4.5 Device Protection System
        1. 9.4.5.1 Overload and Short Circuit Current Protection
        2. 9.4.5.2 Signal Clipping and Pulse Injector
        3. 9.4.5.3 DC Speaker Protection
        4. 9.4.5.4 Pin-to-Pin Short Circuit Protection (PPSC)
        5. 9.4.5.5 Overtemperature Protection OTW and OTE
        6. 9.4.5.6 Undervoltage Protection (UVP), Overvoltage Protection (OVP) and Power-on Reset (POR)
        7. 9.4.5.7 Fault Handling
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Applications
      1. 10.2.1 Stereo BTL Application
        1. 10.2.1.1 Design Requirements
        2. 10.2.1.2 Detailed Design Procedures
          1. 10.2.1.2.1 Decoupling Capacitor Recommendations
          2. 10.2.1.2.2 PVDD Capacitor Recommendation
          3. 10.2.1.2.3 BST capacitors
          4. 10.2.1.2.4 PCB Material Recommendation
      2. 10.2.2 Typical Application, Differential (2N), AD-Mode PBTL (Outputs Paralleled before LC filter)
        1. 10.2.2.1 Design Requirements
      3. 10.2.3 Typical Application, Differential (2N), AD-Mode PBTL (Outputs Paralleled after LC filter)
        1. 10.2.3.1 Design Requirements
  11. 11Power Supply Recommendations
    1. 11.1 Power Supplies
      1. 11.1.1 VDD Supply
      2. 11.1.2 AVDD and GVDD Supplies
      3. 11.1.3 PVDD Supply
      4. 11.1.4 BST Supply
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Examples
      1. 12.2.1 BTL Application Printed Circuit Board Layout Example
      2. 12.2.2 PBTL (Outputs Paralleled before LC filter) Application Printed Circuit Board Layout Example
      3. 12.2.3 PBTL (Outputs Paralleled after LC filter) Application Printed Circuit Board Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 ドキュメントのサポート
    2. 13.2 ドキュメントの更新通知を受け取る方法
    3. 13.3 コミュニティ・リソース
    4. 13.4 商標
    5. 13.5 静電気放電に関する注意事項
    6. 13.6 Glossary
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 7V~30Vの広い電源電圧範囲での動作
  • ステレオ(2×BTL)およびモノラル(1×PBTL)での動作
  • 10%THD+N時の出力電力
    • BTL構成で4Ωへ105W (ステレオ)
    • BTL構成で3Ωへ112W (ステレオ)
    • PBTL構成で2Ωへ208W (モノラル)
  • 1%THD+N時の出力電力
    • BTL構成で4Ωへ88W (ステレオ)
    • BTL構成で3Ωへ100W (ステレオ)
    • PBTL構成で2Ωへ170W (モノラル)
  • 5Vのゲート・ドライブまたは内蔵されたLDOにより、オプションの単一電源動作に対応
  • 閉ループ帰還設計
    • 最高100kHzの信号帯域幅によりHDソースからの高周波数のコンテンツに対応
    • THD+N: 4Ωへ1Wで0.02%
    • PSRR 60dB (BTL、入力信号なし)
    • 出力ノイズ75µV未満(Aウェイト)
    • SNR 108dB超(Aウェイト)
    • ADまたはHEAD変調方式
  • 低消費電力動作モード
    • スタンバイ・モード: ミュートおよび1mA未満のシャットダウン
    • 低アイドル電流HEAD変調方式
    • シングル・チャネルBTL動作
  • 複数の入力オプションにより、プリアンプ設計を簡素化
    • 差動またはシングルエンド・アナログ入力
    • 選択可能なゲイン: 18dB、24dB、30dB、34dB
  • 保護機能を統合: 低電圧、過電圧、サイクル単位の電流制限、短絡、クリッピング検出、過熱警告およびシャットダウン、DCスピーカ保護
  • 効率90%のクラスD動作(4Ω)
  • 電圧および電力レベルを選択できるピン互換デバイス・ファミリ

アプリケーション

  • ワイヤレスおよびパワード・スピーカ
  • サウンドバー
  • サブウーファー
  • ブックシェルフ・ステレオ・システム
  • プロ用および放送設備用(PA)スピーカー

概要

TPA3221 はフルパワー、アイドル、およびスタンバイ状態での効率的な動作を実現するハイパワー・クラスDアンプです。最高100kHzの帯域幅による閉ループ帰還を特長としているため、音声帯域全体の歪みが小さく、優れたオーディオ品質を提供します。ADまたは低アイドル電流HEAD (高効率ADモード)変調方式で動作し、4Ω負荷へ最大2×105W、または2Ω負荷へ1×208Wの出力を駆動できます。

TPA3221はシングルエンドまたは差動アナログ入力インターフェイスを搭載し、最大2VRMSをサポートするほか、4つのゲイン(18dB、24dB、30dB、34dB)から選択することも可能です。また、TPA3221は90%を上回る高効率を達成しており、アイドル時の消費電力が低いだけでなく(0.25W未満)、スタンバイ時の消費電力も極めて低くなっています(0.1W未満)。これは、70mΩ MOSFETと最適化されたゲート・ドライブ方式、低消費電力の動作モードを採用することで可能となりました。TPA3221にはLDOが内蔵されていることから、単一電源システムでの統合が容易です。設計をさらに簡素化するため、低電圧、過電圧、サイクル単位の電流制限、短絡、クリッピング検出、過熱警告およびシャットダウン、DCスピーカ保護といった必須の保護機能も統合されています。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
TPA3221 HTSSOP (44) 6.10mm×14.00mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。

概略回路図

TPA3221 FrontPageDiagram.gif

改訂履歴

Changes from A Revision (November 2017) to B Revision

  • Changed OUT_P To: OUT1_P for 1 x BTL in Table 1 Go
  • Added pins OSCM, OSCP to the Interface pins in the Absolute Maximun Ratings tableGo
  • Changed the TJ MIN value From: 0°C To –40°C in the Absolute Maximun Ratings tableGo
  • Deleted TJ Junction Temperature from the Recommended Operating Conditions tableGo
  • Changed the capacitor on IN1_P, IN2_P and IN1_M, IN2_M From: 10µF To: 1µF in Figure 50Go
  • Changed the capacitor on IN1_P and IN1_M From: 10µF To: 1µF in Figure 51Go
  • Changed the capacitor on IN1_P and IN1_M From: 10µF To: 1µF in Figure 52Go

Changes from * Revision (September 2017) to A Revision

  • 「事前情報」から「量産データ」に変更Go