홈
비디오 라이브러리

Reduce size of on-board magnetics and move to higher voltage solar arrays

00:02:06 | 2018 년 11 월 28 일
This verified reference design provides an overview on how to implement a three-level three-phase SiC based DC/AC grid-tie inverter stage. Higher switching frequency of 50KHz reduces the size of magnetics for the filter design and enables higher power density. The use of SiC MOSFETs with switching loss ensures higher DC bus voltages of up to 1000V and lower switching losses with a peak efficiency of 99 percent. This design is configurable to work as a two-level or three-level inverter.

리소스

  • arrow-right 10kW 3-Phase 3-Level Grid Tie Inverter Reference Design for Solar String Inverter
download

동영상 둘러보기

모든 비디오 보기
모든 비디오 보기
제품
  • DLP 제품
  • RF 및 마이크로파
  • 다이 및 웨이퍼 서비스
  • 데이터 컨버터
  • 로직 및 전압 변환
  • 마이크로컨트롤러(MCU) 및 프로세서
  • 모터 드라이버
  • 무선 연결
  • 센서
  • 스위치 및 멀티플렉서
  • 오디오, 햅틱, 피에조
  • 인터페이스
  • 전력 관리
  • 절연
  • 증폭기
  • 클록 및 타이밍
응용 분야
  • 차량용
  • 통신 장비
  • 데이터 센터
  • 산업용
  • 개인용 전자 제품