16-pin (D) package image

CD74HC40103QM96EP ACTIVO

Contadores descendentes síncronos de 8 etapas CMOS Logic de alta velocidad de producción mejorada

ACTIVO custom-reels PERSONALIZADO El carrete personalizado puede estar disponible
Igual que: V62/04702-01XE Este número de pieza es idéntico al número de pieza indicado anteriormente. Solo puede pedir cantidades del número de pieza indicado anteriormente.
open-in-new Ver alternativas

Precios

Cant. Precio
+

Información de calidad

Calificación HiRel Enhanced Product
RoHS
REACH
Acabado de plomo / material de la bola NIPDAU
Clasificación MSL / reflujo máximo Level-1-260C-UNLIM
Calidad, fiabilidad
e información sobre el embalaje

Información incluida:

  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo / material de la bola
  • Clasificación MSL / reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Ver o descargar
Información adicional sobre la fabricación

Información incluida:

  • Lugar de fabricación
  • Lugar de ensamblaje
Vista

Exportar clasificación

*Solo para referencia

  • US ECCN: EAR99

Información de empaque

Encapsulado | Pines SOIC (D) | 16
Rango de temperatura de funcionamiento (℃) -40 to 125
Cant. de paquetes | Transportador 2,500 | LARGE T&R

Características para CD74HC40103-EP

  • Controlled Baseline
    • One Assembly/Test Site, One Fabrication Site
  • Extended Temperature Performance of –40°C to 125°C
  • Enhanced Diminishing Manufacturing Sources (DMS) Support
  • Enhanced Product-Change Notification
  • Qualification Pedigree
  • Synchronous or Asynchronous Preset
  • Cascadable in Synchronous or Ripple Mode
  • Fanout (Over Temperature Range)
    • Standard Outputs . . . 10 LSTTL Loads
    • Bus Driver Outputs . . . 15 LSTTL Loads
  • Balanced Propagation Delay and Transition Times
  • Significant Power Reduction Compared to LSTTL Logic ICs
  • VCC Voltage = 2 V to 6 V
  • High Noise Immunity NIL or NIH = 30% of VCC, VCC = 5 V

Component qualification in accordance with JEDEC and industry standards to ensure reliable operation over an extended temperature range. This includes, but is not limited to, Highly Accelerated Stress Test (HAST) or biased 85/85, temperature cycle, autoclave or unbiased HAST, electromigration, bond intermetallic life, and mold compound life. Such qualification testing should not be viewed as justifying use of this component beyond specified performance and environmental limits.

Descripción de CD74HC40103-EP

The CD74HC40103 is manufactured with high-speed silicon-gate technology and consists of an 8-stage synchronous down counter with a single output, which is active when the internal count is zero. The device contains a single 8-bit binary counter. Each device has control inputs for enabling or disabling the clock, for clearing the counter to its maximum count, and for presetting the counter either synchronously or asynchronously. All control inputs and the terminal count (TC)\ output are active-low logic.

In normal operation, the counter is decremented by one count on each positive transition of the clock (CP) output. Counting is inhibited when the terminal enable (TE)\ input is high. TC\ goes low when the count reaches zero, if TE\ is low, and remains low for one full clock period.

When the synchronous preset enable (PE)\ input is low, data at the P0-P7 inputs are clocked into the counter on the next positive clock transition, regardless of the state of TE\. When the asynchronous preset enable (PL)\ input is low, data at the P0-P7 inputs asynchronously are forced into the counter, regardless of the state of the PE\, TE\, or CP inputs. Inputs P0-P7 represent a single 8-bit binary word for the CD74HC40103. When the master reset (MR)\ input is low, the counter asynchronously is cleared to its maximum count of 25510, regardless of the state of any other input. The precedence relationship between control inputs is indicated in the truth table.

If all control inputs except TE\ are high at the time of zero count, the counters jump to the maximum count, giving a counting sequence of 10016 or 25610 clock pulses long.

The CD74HC40103 may be cascaded using the TE\ input and the TC\ output in either synchronous or ripple mode. These circuits have the low power consumption usually associated with CMOS circuitry, yet have speeds comparable to low-power Schottky TTL circuits and can drive up to ten LSTTL loads.

Precios

Cant. Precio
+

Opciones de transportador

Puede elegir diferentes opciones de transportador según la cantidad de piezas, incluido carrete completo, carrete personalizado, cinta cortada, tubo o bandeja.

Un carrete personalizado es un trozo continuo de cinta cortada de un carrete para mantener la trazabilidad del código de lote y fecha, construido para la cantidad exacta solicitada. Siguiendo los estándares de la industria, una chapa de latón conecta una cabecera y cola de 18 pulgadas a ambos extremos de la cinta cortada para alimentar directamente las máquinas de ensamblaje automatizadas. TI incluye una tarifa de preparación de carretes para los pedidos de carretes personalizados.

La cinta cortada es un trozo de cinta cortada de un carrete. TI puede cumplir con los pedidos utilizando múltiples tiras de cintas cortadas o cajas para satisfacer la cantidad solicitada.

TI suele enviar los dispositivos de tubo o bandeja dentro de una caja o en el tubo o la bandeja, dependiendo de la disponibilidad de inventario. Embalamos todas las cintas, tubos o cajas de muestras de acuerdo con los requisitos de descarga electrostática interna y de protección del nivel de sensibilidad a la humedad.

Más información

La selección del código de lote y fecha puede estar disponible

Agregue una cantidad a su carro y comience el proceso de pago para ver las opciones disponibles para seleccionar los códigos de lote o de fecha del inventario existente.

Más información