CDCLVD2106EVM

CDCLVD2106-Evaluierungsmodul

CDCLVD2106EVM

Jetzt bestellen

Überblick

The CDCLVD1212/CDCLVD2106 are high-performance, low-additive jitter clock buffers. They have two universal input buffers that support single-ended or differential clock inputs and are selectable through a control pin (for CDCLVD1212 only). The devices also feature on-chip bias generators that can provide the LVDS common-mode voltage to the device inputs. The evaluation module (EVM) is designed to demonstrate the electrical performance of the CDCLVD1212 or CDCLVD2106. However, this EVM can also be used for customers interested in the CDCLVD1216 or CDCLVD2108 as well. This fully assembled and factory-tested evaluation board allows complete validation of device functionalities. For optimum performance, the board is equipped with SMA connectors and well-controlled 50-ohm impedance microstrip transmission lines.

Merkmale
  • Easy-to-use evaluation board to fan out low-phase noise clocks
  • Easy device setup
  • Fast configuration
  • Control pins configurable through jumpers
  • Board powered at 2.5 V
  • Single-ended or differential input clocks
  • Device supports twelve LVDS outputs, EVM supports four LVDS outputs
Taktpuffer
CDCLVD2106 Jitterarmer 1:12-Universal-auf-LVDS-Puffer mit zwei auswählbaren Eingängen CDCLVD2108 Jitterarmer Dual-1:8-Universal-zu-LVDS-Puffer
Herunterladen Video mit Transkript ansehen Video

Bestellen Sie und beginnen Sie mit der Entwicklung

Evaluierungsplatine

CDCLVD2106EVM — CDCLVD2106 Evaluation Module

Unterstützte Produkte und Hardware
Vorrätig
Grenze:
Nicht vorrätig auf TI.com
Nicht verfügbar auf TI.com

CDCLVD2106EVM CDCLVD2106 Evaluation Module

close
Version: null
Veröffentlichungsdatum:
Es gelten die allgemeinen Geschäftsbedingungen von TI für Evaluierungsartikel.

Technische Dokumentation

Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 2
Typ Titel Neueste englische Version herunterladen Datum
Zertifikat CDCLVD2106EVM EU Declaration of Conformity (DoC) 02.01.2019
Benutzerhandbuch Low Additive Jitter, Twelve LVDS Outputs Clock Buffer Evaluation Board 01.09.2010

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.