Das DP83867IRPAP-EVM unterstützt 1000/100/10BASE und entspricht der Norm IEEE 802.3. Dieses Referenzdesign unterstützt die MAC-Schnittstellen GMII, RGMII und MII.
Das DP83867IRPAP-EVM umfasst vier auf der Platine integrierte Status-LEDs und eine 5-V-Buchse mit integrierten LDO-Reglern. Das EVM ist über JTAG zugänglich und kann einen 125-MHz-Referenztakt aus einem auf der Platine integrierten 25-MHz-Quarz bereitstellen. Die serielle Verwaltungsschnittstelle, MDIO, wird unterstützt und kann verwendet werden, um auf die PHY-Register für zusätzliche Funktionen zuzugreifen. Mit den 4-stufigen Gurten können Sie das System konfigurieren, ohne direkt auf die PHY-Register zugreifen zu müssen. An jede spezifizierte Spannungsschiene können externe Stromversorgungen zur weiteren Systemevaluierung angeschlossen werden. Das DP83867IRPAP-EVM unterstützt energieeffizientes Ethernet, Wake-on-LAN, Start-of-Frame-Erkennung von Zeitstempeln gemäß IEEE 1588 und konfigurierbare E/A-Spannungen.
Merkmale
- 1000BASE-TX – IEEE 802.3-konform
- GMII-, RGMII- UND MII-MAC-Schnittstellen
- SFD IEEE 1588 Zeitstempel
- Energiesparmodi: Aktiver Ruhemodus, passiver Ruhemodus, IEEE-Abschaltung und Deep-Power-Abschaltung
- Wake-on-LAN
- Energieeffizientes Ethernet
- Unterstützung fehlerfreier Datenübertragung über 125 m mit CAT5-Kabel