TIDA-00078

Direktes Abwärtswandlungssystem mit I/Q-Korrektur

TIDA-00078

Designdateien

Überblick

The I/Q Correction block implemented in the Field Programmable Gate Array (FPGA) of the TSW6011EVM helps users to adopt a direct down conversion receiver architecture in a wireless system. The I/Q correction block consists of a single-tap blind algorithm, which corrects the frequency-independent I/Q imbalance in a complex zero-IF receiver system. Along with the I/Q correction block, the FPGA includes a digital gain block, a digital power-measurement block, x2 of interpolation block, an I/Q offset correction block, and a quadrature mixing block.

Merkmale
  1. Direct Down conversion receiver signal chain with automatic IQ correction
  2. Includes TRF371125 IQ demod for direct conversion to baseband
  3. ADS5282 to capture the IQ receive signal for IQ processing
  4. Automatic blind IQ correction IP example provided on Altera Cyclone III FPGA
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

SLWU085.PDF (2312 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDR728.ZIP (2213 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDR727.PDF (68 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

SLWR040.PDF (350 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

IQ-Demodulatoren

TRF371125Integrierter Direktabwärtswandler-Empfänger mit großer Bandbreite von 0,7 bis 4,0 GHz

Datenblatt: PDF
Halbleiter

TPS767Low-Dropout-Spannungsregler, 1 A, 10 V, mit Aktivierung und RÜCKSETZUNG mit Verzögerung

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

TPS54610Synchroner Abwärtswandler, 3 bis 6 V Eingangsspannung, 6 A

Datenblatt: PDF | HTML
Highspeed-DACs (> 10 MSPSS)

DAC5672Zweikanaliger Digital-Analog-Wandler (DAC), 14 Bit, 275 MSPS

Datenblatt: PDF
Highspeed-ADCs (≥ 10 MSPS)

ADS5282Achtkanaliger Analog-zu-Digital-Wandler (ADC), 12 Bit, 65 MSPS

Datenblatt: PDF
Linear- und Low-Dropout-Regler (LDO)

TPS760Low-Dropout-Spannungsregler, 50 mA, 16 V, mit Aktivierung

Datenblatt: PDF
Taktgeneratoren

CDCE62005Taktgenerator/Jitter-Cleaner mit 5/10 Ausgängen und integriertem Dual-VCO

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden Direct Down-Conversion System With I/Q Correction (TIDA-00078 CerTIfied Design) 23.07.2013

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.