Este diseño de referencia implementa un diseño de etapa de potencia de alta frecuencia basado en el controlador MOSFET de medio puente 120 V UCC27282 y los MOSFET de potencia 100 V CSD19531. Con interruptores eficientes y un rango de funcionamiento flexible de VGS, este diseño puede reducir las pérdidas totales de accionamiento de compuerta y conducción para lograr una eficiencia óptima. Este diseño de etapa de potencia se puede aplicar ampliamente a muchas aplicaciones con limitaciones de espacio, como módulos de potencia de ladrillos de telecomunicaciones, inversores solares y accionamientos de motores de CC.
Funciones
- Diseño compacto de etapa de potencia 100 V con conmutación de hasta 1 MHz
- Entradas PWM independientes para lado alto y lado bajo con protección contra conducción cruzada
- Bajo retardo de propagación de 16 ns, coincidencia de retardo de 1 ns típica
- Rango de funcionamiento del controlador VDD de 6 V a 16 V
- La capacidad de tensión negativo tolera entornos de alto ruido
- Activación con baja corriente en espera