PMP10195

125mA에서 24V의 3상 AC 및 DC 입력 빠른 시작 절연 플라이백 레퍼런스 디자인

PMP10195

설계 파일

개요

이 설계는 3상 AC 주전원 및 DC 입력 전압에서 125mA에 절연 24V를 공급합니다. 최대 70ms의 시작 시간이 필요하고 최대 입력 전압은 1260Vdc이므로 저손실 시작 네트워크가 개발되었습니다. FET에 대한 응력을 줄이기 위해 캐스코드 구성을 선택했습니다. 이 컨트롤러는 일정한 스위칭 주파수와 낮은 정동작 전류를 지원합니다. 소형 폼 팩터로 전자 차단기 전원에 적합합니다.

특징
  • 125mA에서 24V를 제공하는 일정한 스위칭 주파수의 LM5020 기반 절연 플라이백
  • 전부하 및 325Vdc 입력 전압에서 80% 피크 효율
  • 매우 넓은 입력 전압 범위: 56Vac ~ 891Vac
  • 70ms 미만의 빠른 시작 시간
  • 자기 피드백: 옵토커플러 불필요
출력 전압 옵션 PMP10195.1
입력 전압(최소)(V) 56
입력 전압(최대)(V) 892
Vout(공칭값) (V) 24
Iout(최대)(A) .125
출력 전력(W) 3
절연/비절연 Isolated
입력 유형 AC
토폴로지 Flyback- Non Sync
다운로드 스크립트와 함께 비디오 보기 비디오

완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.

설계 파일 및 제품

설계 파일

바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.

TIDUBQ8.PDF (1124 KB)

효율성 그래프, 테스트 전제 조건 등을 포함한 레퍼런스 디자인에 대한 테스트 결과

TIDRLF9.PDF (43 KB)

구성 요소 배치를 위한 설계 레이아웃의 세부 개요

TIDRLF8.PDF (118 KB)

설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록

TIDRLG1.ZIP (455 KB)

IC 부품의 3D 모델 또는 2D 도면에 사용되는 파일

TIDCC38.ZIP (42 KB)

설계 PCB의 물리적 보드 계층에 대한 정보를 포함하는 설계 파일

TIDRLG0.PDF (1101 KB)

PCB 설계 레이아웃 생성에 사용되는 PCB 레이어 플롯 파일

TIDRLF7.PDF (419 KB)

설계 레이아웃 및 구성 요소에 대한 회로도 다이어그램

제품

TI 제품을 설계 및 잠재적 대안에 포함합니다.

AC/DC 및 DC/DC 컨트롤러(외장 FET)

LM502013~100V 넓은 입력 전압 범위, 전류 모드 PWM 부스트, 플라이백, Sepic 컨버터

데이터 시트: PDF

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
1개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* 테스트 보고서 PMP10195 Test Results 2016. 4. 20

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.