TIDA-00153
고속 ADC를 사용하는 JESD204B 링크 지연 설계
TIDA-00153
개요
JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: understanding and designing the link latency. An example achieves deterministic latency and determines the link latency of a system containing the Texas Instruments LM97937 ADC and Xilinx Kintex 7 FPGA.
특징
- Guarantee deterministic latency across the JESD204B link
- Understand the tradeoff between link latency and tolerance to link delay variation
- Use a formulaic and procedure-based approach to design the link latency
- Implement a JESD204B link using Texas Instruments' ADC16DX370 or LM97937 ADC and a Xilinx Kintex 7 FPGA
완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.
설계 파일 및 제품
설계 파일
바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.
TIDR412.PDF (75 KB)
설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록
제품
TI 제품을 설계 및 잠재적 대안에 포함합니다.
기술 자료
=
TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
2개 모두 보기
| 유형 | 직함 | 최신 영어 버전 다운로드 | 날짜 | ||
|---|---|---|---|---|---|
| * | 설계 가이드 | JESD204B Link Latency Using a High-Speed ADC and FPGA Design Guide | 2014. 2. 18 | ||
| * | 테스트 보고서 | TIDA-00153 Test Results | 2014. 2. 19 |