TIDEP0037
TMS320C6678 프로세서를 사용하여 전력 효율 확장 가능한 H.265/HEVC 솔루션 구현 레퍼런스 디자인
TIDEP0037
개요
HEVC is an efficient, but processing intensive video standard, that is said to double the data compression ratio compared to H.264 / MPEG-4 at the same level of video quality. This design shows how a power efficient, soft H.265 / HEVC solution, that scales across resolutions, frame rates & profiles, can be implemented in real time using one or more TMS320C6678 devices. A specific use case of a single channel HEVC 720p30 real time encoder and single channel HEVC 1080p60 real time decoder is also included. TI’s HEVC C66x HEVC encoder shows a bitrate saving, for the same visual quality, of greater than 40% compared with TI’s H.264 x encoder. TMS320C66x DSPs support both audio and video codecs.
특징
- The TIDEP0037 reference design is tested, and includes a hardware reference (EVM), software and a user's guide.
- TMDSEVM6678 EVM for a high performance, cost-efficient, standalone development platform, using the TMS320C6678 high-performance DSP based on TI's C66x Keystone multicore architecture.
- This design includes schematics, design files, and a bill of materials.
- HEVC/ H.265 encoder and decoder, MCSDK framework and other software packages
- Design guide discusses performance and scalability across DSP cores and devices to achieve desired HEVC configuration
완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.
설계 파일 및 제품
설계 파일
바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.
설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록
제품
TI 제품을 설계 및 잠재적 대안에 포함합니다.
기술 자료
| 유형 | 직함 | 최신 영어 버전 다운로드 | 날짜 | ||
|---|---|---|---|---|---|
| * | 설계 가이드 | Using TMS320C6678 to Implement H.265/HEVC Design Guide (Rev. A) | 2015. 10. 19 |