SN65HVD101EVM

適用於產品節點 IO-LINK PHY 的 SN65HVD101 和 SN65HVD102 評估模組

SN65HVD101EVM

立即訂購

概覽

The SN65HVD101 and SN65HVD102 IO-LINK PHYs implement the IO-LINK interface for industrial point-to-point communication. When the device is connected to an IO-Link master through a 3-wire interface, the master can initiate communication and exchange data with the remote node while the SN65HVD10X acts as a complete physical layer for the communication.

特點
  • Configurable CQ output:
    • push-pull, high-side or low-side for SIO mode
  • 9V to 36V Supply range
  • Configurable 3.3V/5V Integrated LDO (HVD101 only)
  • Reverse polarity protection
  • Power Good indicator
  • Over-temperature protection
  • Current Limit indicator
  • Remote Wake-up indicator
IO-Link 和數位 I/O
SN65HVD101 適用裝置節點的 IO-Link PHY SN65HVD102 適用裝置節點的 IO-Link PHY
下載 觀看有字幕稿的影片 影片

訂購並開始開發

開發板

SN65HVD101EVM — SN65HVD101 and SN65HVD102 Evaluation Module for IO-LINK PHY for Device Nodes

支援產品和硬體
有庫存
限制:
TI.com 上缺貨
TI.com 無法提供

SN65HVD101EVM SN65HVD101 and SN65HVD102 Evaluation Module for IO-LINK PHY for Device Nodes

close
版本: null
發行日期:
適用 TI 的評估品項標準條款與條件。

技術文件

star
= TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 2
類型 標題 下載最新的英文版本 日期
* EVM User's guide SN65HVD101 EVM User's Guide 2013/1/3
證書 SN65HVD101EVM EU Declaration of Conformity (DoC) 2019/1/2

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援