TIDA-00193

具有整合式 1.8-V 電平移位的 RS-485 介面

TIDA-00193

設計檔案

概覽

This circuit demonstrates the implementation of a low power, RS-485 transceiver with selectable data rate and flexible I/O logic levels. A dual-output LDO allows for operation with either 1.8V or 3.3V interface logic levels. A slew rate selection pin allows for driver slew rate control, enabling low-speed data transmission (250kbps) over long distances, or high-speed data transmission (20Mbps) over shorter bus lengths.

特點
  • Interface with 1.8V or 3.3V logic levels
  • Selectable data rates: 250kbps or 20Mbps
  • Connect up to 256 nodes to the bus
  • IEC 61000-4-2 protection up to 16kV
  • IEC 61000-4-4 protection up to 4kV
下載 觀看有字幕稿的影片 影片

已開發完全組裝的電路板,僅供測試與性能驗證,且為非賣品。

設計檔案與產品

設計檔案

下載立即可用的系統檔案以加速您的設計流程。

TIDU270.PDF (107 KB)

參考設計的測試結果,包括效率圖、測試先決條件等

TIDR482.PDF (102 KB)

設計元件、參考指示項與製造商/零件編號的完整清單

TIDC338.ZIP (77 KB)

包含 PCB 設計中實體電路板層相關資訊的設計檔案

TIDR481.PDF (145 KB)

設計佈線圖與元件的詳細電路圖

產品

設計與潛在替代方案中包括 TI 產品。

RS-485 & RS-422 收發器

SN65HVD01具 1.65V I/O 電源和可選資料速率的 3.3-V RS-485 收發器

產品規格表: PDF | HTML

技術文件

star
= TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 1
類型 標題 下載最新的英文版本 日期
* 測試報告 TIDA-00193 Test Results 2014/3/25

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援