JAJSNF0A december   2022  – june 2023 AFE8000 , AFE8004 , AFE8010

PRODUCTION DATA  

  1.   1
  2. 1特長
  3. 2アプリケーション
  4. 3概要
  5. 4 Functional Block Diagram
  6. 5Revision History
  7. 6Device and Documentation Support
    1. 6.1 Documentation Support
      1. 6.1.1 Related Documentation
    2. 6.2 ドキュメントの更新通知を受け取る方法
    3. 6.3 サポート・リソース
    4. 6.4 Trademarks
    5. 6.5 静電気放電に関する注意事項
    6. 6.6 用語集
  8. 7Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • データシート全体のご請求
  • AFE80xx の各バージョン:
    • AFE8000:8 TX、10 RX
    • AFE8004:4 TX、4 RX
    • AFE8010:10 RX
  • 12Gsps RF サンプリング DAC
  • 4Gsps RF サンプリング ADC
  • 最大 RF 信号帯域幅:
    • TX:800MHz (8チャネル時) または 1.2GHz (4チャネル時)
    • RX:800MHz (8 チャネル) または 400MHz (8 チャネル) + 800MHz (2 チャネル)
  • RF 周波数範囲:
    • TX:5MHz~7.125GHz
    • RX:100MHz~7.125GHz

  • デジタル・ステップ・アッテネータ (DSA):
    • TX:40dB レンジ、1dB アナログ・ステップ および 0.125dB デジタル・ステップ
    • RX/FB:25dB レンジ、1dB ステップ
  • シングルまたはデュアル・バンドの DUC と DDC
  • チェーンごとに装備した デュアル NCO による周波数の高速切り換え
  • TX と RX の高速切り換えによる TDD 動作をサポート
  • 内蔵 PLL/VCO により DAC/ADC クロックを生成
  • 外部 CLK (オプション) による DAC または ADC レート生成
  • SerDes データ・インターフェイス
    • JESD204B、JESD204C
    • 最高 32.5Gbps を発揮する 8 つの SerDes トランシーバ
    • 8b、10b および 64b、66b のエンコード
    • 12 ビット、16 ビット、24 ビット、32 ビットの分解能
    • サブクラス 1 のマルチデバイス同期
  • パッケージ:
    • 17mm × 17mm FCBGA (0.8mm ピッチ)