VDD1 = 5V、VDD2 = 3.3V のとき (特に記述のない限り)
図 6-5 Cmp2 のトリップ・スレッショルドと電源電圧との関係 図 6-7 Cmp2 のトリップ・スレッショルド誤差と電源電圧との関係 図 6-9 Cmp2 のトリップ・スレッショルドのヒステリシスと電源電圧との関係 図 6-11 Cmp3 のトリップ・スレッショルドと電源電圧との関係 図 6-13 Cmp3 のトリップ・スレッショルド誤差と電源電圧との関係 図 6-15 Cmp3 のトリップ・スレッショルドのヒステリシスと電源電圧との関係 図 6-17 Cmp0 のトリップ・スレッショルドと電源電圧との関係 図 6-19 Cmp0 のトリップ・スレッショルド誤差と電源電圧との関係 図 6-21 Cmp0 のトリップ・スレッショルドのヒステリシスと電源電圧との関係 図 6-23 Cmp0 のトリップ・スレッショルドと電源電圧との関係 図 6-25 Cmp0 のトリップ・スレッショルド誤差と電源電圧との関係 図 6-27 Cmp0 のトリップ・スレッショルドのヒステリシスと電源電圧との関係 図 6-29 Cmp0 のトリップ・スレッショルドと電源電圧との関係 図 6-31 Cmp0 のトリップ・スレッショルド誤差と電源電圧との関係 図 6-33 Cmp0 のトリップ・スレッショルドのヒステリシスと電源電圧との関係 図 6-35 Cmp1 のトリップ・スレッショルドと電源電圧との関係 図 6-37 Cmp1 のトリップ・スレッショルド誤差と電源電圧との関係 図 6-39 Cmp1 のトリップ・スレッショルドのヒステリシスと電源電圧との関係 図 6-41 Cmp1 のトリップ・スレッショルドと電源電圧との関係 図 6-43 Cmp1 のトリップ・スレッショルド誤差と電源電圧との関係 図 6-45 Cmp1 のトリップ・スレッショルドのヒステリシスと電源電圧との関係 図 6-47 Cmp2 の伝搬遅延とオーバードライブとの関係 図 6-49 Cmp3 の伝搬遅延とオーバードライブとの関係 図 6-51 Cmp0 の伝搬遅延とオーバードライブとの関係 図 6-53 Cmp1 の伝搬遅延とオーバードライブとの関係 図 6-55 の入力バイアス電流と入力電圧との関係 図 6-57 リファレンス電流とリファレンス電圧との関係 図 6-59 ハイサイド電源電流と電源電圧との関係 図 6-61 ローサイド電源電流と電源電圧との関係 図 6-6 Cmp2 のトリップ・スレッショルドと温度との関係 図 6-8 Cmp2 のトリップ・スレッショルド誤差と温度との関係 図 6-10 Cmp2 のトリップ・スレッショルドのヒステリシスと温度との関係 図 6-12 Cmp3 のトリップ・スレッショルドと温度との関係 図 6-14 Cmp3 のトリップ・スレッショルド誤差と温度との関係 図 6-16 Cmp3 のトリップ・スレッショルドのヒステリシスと温度との関係 図 6-18 Cmp0 のトリップ・スレッショルドと温度との関係 図 6-20 Cmp0 のトリップ・スレッショルド誤差と温度との関係 図 6-22 Cmp0 のトリップ・スレッショルドのヒステリシスと温度との関係 図 6-24 Cmp0 のトリップ・スレッショルドと温度との関係 図 6-26 Cmp0 のトリップ・スレッショルド誤差と温度との関係 図 6-28 Cmp0 のトリップ・スレッショルドのヒステリシスと温度との関係 図 6-30 Cmp0 のトリップ・スレッショルドと温度との関係 図 6-32 Cmp0 のトリップ・スレッショルド誤差と温度との関係 図 6-34 Cmp0 のトリップ・スレッショルドのヒステリシスと温度との関係 図 6-36 Cmp1 のトリップ・スレッショルドと温度との関係 図 6-38 Cmp1 のトリップ・スレッショルド誤差と温度との関係 図 6-40 Cmp1 のトリップ・スレッショルドのヒステリシスと温度との関係 図 6-42 Cmp1 のトリップ・スレッショルドと温度との関係 図 6-44 Cmp1 のトリップ・スレッショルド誤差と温度との関係 図 6-46 Cmp1 のトリップ・スレッショルドのヒステリシスと温度との関係