JAJSKW8A April   2020  – June 2021

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
    1.     端子機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
      1. 6.5.1 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 ブリッジの制御
      2. 7.3.2 電流レギュレーション
      3. 7.3.3 ディケイ・モード
        1. 7.3.3.1 ミックス・ディケイ
        2. 7.3.3.2 ファースト・ディケイ
        3. 7.3.3.3 スマート・チューン・ダイナミック・ディケイ
        4. 7.3.3.4 スマート・チューン・リップル・コントロール
        5. 7.3.3.5 ブランキング時間
      4. 7.3.4 チャージ・ポンプ
      5. 7.3.5 リニア電圧レギュレータ
      6. 7.3.6 論理およびクワッドレベル・ピン構造図
        1. 7.3.6.1 nFAULT ピン
      7. 7.3.7 保護回路
        1. 7.3.7.1 VM 低電圧誤動作防止 (UVLO)
        2. 7.3.7.2 VCP 低電圧誤動作防止 (CPUV)
        3. 7.3.7.3 過電流保護 (OCP)
        4. 7.3.7.4 サーマル・シャットダウン (OTSD)
        5.       フォルト条件のまとめ
    4. 7.4 デバイスの機能モード
      1. 7.4.1 スリープ・モード (nSLEEP = 0)
      2. 7.4.2 動作モード (nSLEEP = 1)
      3. 7.4.3 nSLEEP リセット・パルス
      4.      機能モードのまとめ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 電流レギュレーション
          1. 8.2.2.1.1 消費電力および熱に関する計算
          2. 8.2.2.1.2 アプリケーション曲線
  9. 電源に関する推奨事項
    1. 9.1 バルク容量の決定
  10. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 Receiving Notification of Documentation Updates
    3. 11.3 サポート・リソース
    4. 11.4 商標
    5. 11.5 Electrostatic Discharge Caution
    6. 11.6 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

端子機能

ピン 種類 説明
名前 PWP RGE
DRV8256E DRV8256P DRV8256E DRV8256P
DECAY 21 21 16 16 I ディケイ・モード設定ピン。クワッドレベル・ピン。
EN 25 20 I イネーブル入力。ロジック High にするとブリッジはイネーブルされ、ロジック Low にするとブリッジはディセーブルされてハイ・インピーダンスになります。
IN1 25 20 I PWM 入力。H ブリッジの状態をロジック制御します。内部プルダウン。
IN2 24 19 I PWM 入力。H ブリッジの状態をロジック制御します。内部プルダウン。
OUT1 4, 5, 10, 11 4, 5, 10, 11 3, 6 3, 6 O 巻線出力。モータの巻線に接続します。
OUT2 6, 7, 8, 9 6, 7, 8, 9 4, 5 4, 5 O 巻線出力。モータの巻線に接続します。
PH 24 19 I Phase 入力ロジック High にすると、OUT1 から OUT2 に電流が駆動されます。
VREF 17, 18 17, 18 12, 13 12, 13 I 基準電圧入力ピン。これらのピンの電圧により、 H ブリッジのフルスケールのチョッピング電流が設定されます。2 本のピンは互いに接続する必要があります。
NC 20, 22, 23 20, 22, 23 15, 17, 18 15, 17, 18 I 未接続。
CPH 28 28 23 23 PWR チャージ・ポンプのスイッチング・ノード。X7R、0.022μF、VM 定格セラミック・コンデンサを CPH と CPL の間に接続します。
CPL 27 27 22 22
GND 14 14 9 9 PWR デバイスのグランド。システム・グランドに接続します。
TOFF 19 19 14 14 I 電流チョッピング中のディケイ・モードのオフ時間を設定します。クワッドレベル・ピン。また、スマート・チューン・リップル・コントロール・モードでリップル電流を設定します。
DVDD 15 15 10 10 PWR ロジック電源電圧。X7R、0.47µF~1µF、6.3V または 10V 定格セラミック・コンデンサを GND との間に接続します。
VCP 1 1 24 24 O チャージ・ポンプの出力。X7R、0.22μF、16V セラミック・コンデンサを VM との間に接続します。
VM 2, 13 2, 13 1, 8 1, 8 PWR 電源。モータ電源電圧に接続し、VM 定格の 2 つの 0.01µF セラミック・コンデンサ (各ピンに 1 つずつ) と 1 つのバルク・コンデンサを使用して PGND にバイパスします。
PGND 3, 12 3, 12 2, 7 2, 7 PWR 電源グランド。システム・グランドに接続します。
nFAULT 16 16 11 11 O フォルト通知。フォルト条件により論理 Low に駆動されます。オープン・ドレイン出力には外部プルアップ抵抗が必要です。
nSLEEP 26 26 21 21 I スリーブ・モード入力。論理 High でデバイスをイネーブル。論理 Low で低消費電力スリープ・モードに移行。内部プルダウン抵抗。
PAD - - - - - サーマル・パッド。システム・グランドに接続します。