JAJS479J May   2008  – August 2023 ISO3080 , ISO3082 , ISO3086 , ISO3088

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. ピン構成および機能
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  絶縁仕様
    6. 6.6  安全関連認証
    7. 6.7  安全限界値
    8. 6.8  電気的特性:ドライバ
    9. 6.9  電気的特性:レシーバ
    10. 6.10 電源電流
    11. 6.11 スイッチング特性:ドライバ
    12. 6.12 スイッチング特性:レシーバ
    13. 6.13 絶縁特性曲線
    14. 6.14 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
    4. 8.4 デバイスの機能モード
      1. 8.4.1 デバイス I/O 回路図
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
  11. 10電源に関する推奨事項
  12. 11レイアウト
    1. 11.1 レイアウトのガイドライン
    2. 11.2 レイアウト例
  13. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 ドキュメントの更新通知を受け取る方法
    3. 12.3 サポート・リソース
    4. 12.4 商標
    5. 12.5 静電気放電に関する注意事項
    6. 12.6 用語集
  14. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DW|16
サーマルパッド・メカニカル・データ
発注情報

パラメータ測定情報

GUID-A534B0F4-4392-4B45-B74D-FF335882DABF-low.gif図 7-1 ドライバの VOD のテストと電流の定義
GUID-1DAB93D0-E32A-4653-BD60-CD9DF5CC8B1C-low.gif図 7-2 ドライバの VOD の同相負荷でのテスト回路
注: 特に記述のない限り、半二重デバイス ISO3082 および ISO3088 のテスト回路を示しています。全二重デバイスの場合、ドライバの出力ピンは Y と Z です。
GUID-05FBE604-6883-4322-9FA5-C1B5AB02DA3B-low.gif図 7-3 ドライバの同相出力電圧のテスト回路と波形の定義
GUID-3A97D51E-2562-4BCE-AB84-01258AC28A78-low.gif図 7-4 ドライバのスイッチングのテスト回路と電圧波形
GUID-43DE6135-FA9B-4F5C-B354-57AEA21ADCC5-low.gif図 7-5 ドライバの High レベル出力のイネーブル / ディセーブル時間のテスト回路と電圧波形
GUID-AF7AB770-2E5B-4A8E-8D93-0034F08A8507-low.gif図 7-6 ドライバの Low レベル出力のイネーブル / ディセーブル時間のテスト回路と電圧波形
GUID-CC1E5C4E-C0DB-4DCF-8D65-EDC4C522E6CE-low.gif図 7-7 レシーバの電圧と電流の定義
GUID-E0128604-BB42-4C0C-BFCC-A796D26A789D-low.gif図 7-8 レシーバのスイッチングのテスト回路と波形
GUID-4AC04161-CAC8-40FE-86A9-95F061FF6786-low.gif図 7-9 レシーバのイネーブルのテスト回路と波形、データ出力 High
GUID-EC5F34AB-78C4-4EA9-AA52-57A2E9FCA940-low.gif図 7-10 レシーバのイネーブルのテスト回路と波形、データ出力 Low
GUID-89A50DFF-3B9F-4B3D-85EC-143F3E4DDC7D-low.gif図 7-11 過渡過電圧のテスト回路
GUID-91EC0620-07A4-462B-9DE2-3F3E39B6A17B-low.gif図 7-12 半二重の同相過渡耐性のテスト回路
GUID-BC5BA2FF-0924-4EE4-8808-6083E8BB45E9-low.gif図 7-13 全二重の同相過渡耐性のテスト回路