JAJSEN0N October   1995  – February 2018 SN54AHCT240 , SN74AHCT240

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      概略回路図
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Noise Characteristics
    8. 6.8 Operating Characteristics
  7. Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
    4. 9.4 Device Functional Modes
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 コミュニティ・リソース
    2. 13.2 関連リンク
    3. 13.3 商標
    4. 13.4 静電気放電に関する注意事項
    5. 13.5 Glossary
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DB|20
  • NS|20
  • N|20
  • DW|20
  • PW|20
サーマルパッド・メカニカル・データ
発注情報

概要

SNx4AHCT240 8進バッファ/ドライバは、トライステート・メモリ・アドレス・ドライバ、クロック・ドライバ、およびバス指向のレシーバとトランスミッタの性能および密度を向上させることを目的に設計されています。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
SN74AHCT240DB SSOP (20) 7.50mm×5.30mm
SN74AHCT240NS SO (20) 12.60mm×5.30mm
SN74AHCT240PW TSSOP (20) 6.50mm×4.40mm
SN74AHCT240DW SOIC (20) 12.80mm×7.50mm
SN74AHCT240N PDIP (20) 25.40mm×6.35mm
  1. 提供されているすべてのパッケージについては、巻末の注文情報を参照してください。