JAJSTI1F July   2004  – April 2024 SN74AVCH1T45

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 概要 (続き)
  6. ピン構成および機能
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  電気的特性
    6. 6.6  スイッチング特性、VCCA = 1.2V
    7. 6.7  スイッチング特性、VCCA = 1.5V ± 0.1V
    8. 6.8  スイッチング特性、VCCA = 1.8V ± 0.15V
    9. 6.9  スイッチング特性、VCCA = 2.5V ± 0.2V
    10. 6.10 スイッチング特性、VCCA = 3.3V ± 0.3V
    11. 6.11 動作特性
    12. 6.12 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 フル構成可能なデュアル レール設計
      2. 8.3.2 高速変換をサポート
      3. 8.3.3 部分的パワーダウン モード動作
      4. 8.3.4 アクティブ バス ホールド回路
      5. 8.3.5 VCC 絶縁機能
    4. 8.4 デバイスの機能モード
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 単方向ロジック レベルシフト アプリケーション
        1. 9.2.1.1 設計要件
        2. 9.2.1.2 詳細な設計手順
        3. 9.2.1.3 アプリケーション曲線
      2. 9.2.2 双方向ロジック レベルシフト アプリケーション
        1. 9.2.2.1 設計要件
        2. 9.2.2.2 詳細な設計手順
          1. 9.2.2.2.1 イネーブル時間
        3. 9.2.2.3 アプリケーション曲線
  11. 10電源に関する推奨事項
  12. 11レイアウト
    1. 11.1 レイアウトのガイドライン
    2. 11.2 レイアウト例
  13. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 ドキュメントの更新通知を受け取る方法
    3. 12.3 サポート・リソース
    4. 12.4 商標
    5. 12.5 静電気放電に関する注意事項
    6. 12.6 用語集
  14. 13改訂履歴
  15. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報
イネーブル時間

以下の式を使用して、SN74AVCH1T45 のイネーブル時間を計算します。

  • tPZH (DIR から A) = tPLZ (DIR から B) + tPLH (B から A)
  • tPZL (DIR から A) = tPHZ (DIR から B) + tPHL (B から A)
  • tPZH (DIR から B) = tPLZ (DIR から A) + tPLH (A から B)
  • tPZL (DIR から B) = tPHZ (DIR から A) + tPHL (A から B)

双方向アプリケーションでは、これらのイネーブル時間から、DIR ビットが切り替わってから出力が得られるまでの遅延の最大値が得られます。たとえば、SN74AVCH1T45 が最初に A から B に送信しており、その後に DIR ビットが切り替わる場合、デバイスの B ポートはそれが入力として指定される前にディセーブルにする必要があります。B ポートがディセーブルになると、このポートに印加されていた入力信号は、指定の伝搬遅延を経過した後に対応する A ポートで確認できるようになります。