JAJSC47I
June 2011 – October 2019
LM5113
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
アプリケーション概略図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Switching Characteristics
7.7
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Input and Output
8.3.2
Start-Up and UVLO
8.3.3
HS Negative Voltage and Bootstrap Supply Voltage Clamping
8.3.4
Level Shift
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
VDD Bypass Capacitor
9.2.2.2
Bootstrap Capacitor
9.2.2.3
Power Dissipation
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Examples
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
サポート・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
12.1.1
関連資料
関連資料については、以下を参照してください。
テキサス・インスツルメンツ、
『AN-1112 DSBGA Wafer Level Chip Scale Package』アプリケーション・レポート (英語)
テキサス・インスツルメンツ、
『AN-2149 LM5113 Evaluation Board』アプリケーション・レポート (英語)