JAJSGJ4D August   2018  – April 2021 UCC21530-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成と機能
    1.     ピン機能
  6. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  電力定格
    6. 6.6  絶縁仕様
    7. 6.7  安全関連認証
    8. 6.8  安全限界値
    9. 6.9  電気的特性
    10. 6.10 スイッチング特性
    11. 6.11 絶縁特性曲線
    12. 6.12 代表的特性
  7. パラメータ測定情報
    1. 7.1 伝搬遅延とパルス幅歪み
    2. 7.2 立ち上がりおよび立ち下がり時間
    3. 7.3 入力とイネーブルの応答時間
    4. 7.4 プログラム可能なデッド・タイム
    5. 7.5 電源オン時の出力の UVLO 遅延
    6. 7.6 CMTI テスト
  8. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 VDD、VCCI、低電圧誤動作防止 (UVLO)
      2. 8.3.2 入力および出力論理表
      3. 8.3.3 入力段
      4. 8.3.4 出力段
      5. 8.3.5 UCC21530-Q1 のダイオード構造
    4. 8.4 デバイスの機能モード
      1. 8.4.1 イネーブル・ピン
      2. 8.4.2 プログラマブル・デッド・タイム (DT) ピン
        1. 8.4.2.1 VCC に接続された DT ピン
        2. 8.4.2.2 DT ピンと GND ピンとの間の設定抵抗に接続される DT ピン
          1.        アプリケーションと実装
            1. 9.1 アプリケーション情報
            2. 9.2 代表的なアプリケーション
              1. 9.2.1 設計要件
              2. 9.2.2 詳細な設計手順
                1. 9.2.2.1 INA/INB 入力フィルタの設計
                2. 9.2.2.2 デッド・タイム抵抗およびコンデンサの選択
                3. 9.2.2.3 ゲート・ドライバの出力抵抗
                4. 9.2.2.4 ゲート・ドライバの電力損失の推定
                5. 9.2.2.5 接合部温度の推定
                6. 9.2.2.6 VCCI、VDDA/B コンデンサの選択
                  1. 9.2.2.6.1 VCCI コンデンサの選択
                7. 9.2.2.7 他のアプリケーション回路の例
              3. 9.2.3 アプリケーション曲線
                1.           電源に関する推奨事項
  9. レイアウト
    1. 9.1 レイアウトのガイドライン
      1. 9.1.1 部品の配置に関する注意事項
      2. 9.1.2 接地に関する注意事項
      3. 9.1.3 高電圧に関する注意事項
      4. 9.1.4 熱に関する注意事項
    2. 9.2 レイアウト例
  10. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 コミュニティ・リソース
    4. 10.4 商標
      1.      メカニカル、パッケージ、および注文情報

DT ピンと GND ピンとの間の設定抵抗に接続される DT ピン

DT ピンと GND の間に抵抗 RDT を配置することで、tDT を設定します。ノイズ耐性を向上させるため、DT ピンに近接して配置した 2.2nF 以上のセラミック・コンデンサでこのピンをバイパスすることを推奨します。適切な RDT 値は以下のように求められます。

Equation1. GUID-A4B61FF0-E3A0-450A-B6D6-176517D74EDD-low.gif

ここで

  • tDT は設定されるデッド・タイム (ns) です。
  • RDT は DT ピンと GND の間の抵抗の値 (kΩ) です。

DT ピンの定常状態の電圧は約 0.8V です。RDT はこのピンに流れる微小電流を設定し、それによってデッド・タイムが設定されます。RDT の値が増加するにつれて、DT ピンから流れ出す電流は減少します。RDT = 100kΩ の場合、DT ピンの電流は 10µA 未満です。より大きい RDT 値を使う場合、ノイズ耐性を高めかつ両チャネル間のデッド・タイム・マッチングを向上させるため、DT ピンにできるだけ近づけて RDT とセラミック・コンデンサ (2.2nF 以上) を配置することを推奨します。

片方の入力信号の立ち下がりエッジにより、他方の信号の設定済みデッド・タイムが開始されます。設定済みデッド・タイムとは、ドライバが両方の出力を強制的に Low に保持する最小期間です。設定された最小値よりも長いデッド・タイムが INA および INB 信号に含まれる場合、出力は設定済みデッド・タイムよりも長い間 Low に保持されることがあります。両方の入力が同時に High になった場合、両方の出力は即座に Low に設定されます。この機能は、ハーフブリッジ・アプリケーションでの貫通電流を防止するために使用され、通常動作時は設定済みデッド・タイムの設定に影響を与えません。ドライバのデッドタイム・ロジックのさまざまな動作条件をに示し、説明します。

GUID-07DBF921-7A44-4331-ABF9-55D9A5E49A68-low.gif図 8-4 入力信号と入出力ロジックの関係

条件 A:INB が Low、INA が High に遷移します。INB は即座に OUTB を Low に設定し、設定済みデッド・タイムが OUTA に割り当てられます。設定済みデッド・タイムの後、OUTA は High に遷移できます。

条件 B:INB が High、INA が Low に遷移します。今度は INA は即座に OUTA を Low に設定し、設定済みデッド・タイムが OUTB に割り当てられます。設定済みデッド・タイムの後、OUTB は High に遷移できます。

条件 C:INB が Low に遷移しますが、INA はまだ Low のままです。INB は即座に OUTB を Low に設定し、設定済みデッド・タイムが OUTA に割り当てられます。この例では、入力信号自体のデッド・タイムは設定済みデッド・タイムよりも長くなっています。したがって、INA が High になると、即座に OUTA が High に設定されます。

条件 D:INA が Low になりますが、INB はまだ Low のままです。INA は即座に OUTA を Low に設定し、設定済みデッド・タイムが OUTB に割り当てられます。INB 自体のデッド・タイムは、プログラムされたデッドタイムよりも長くなります。したがって、INB が High になると、即座に OUTB が High に設定されます。

条件 E:INB と OUTB がまだ High のうちに、INA が High に遷移します。オーバーシュートを防止するため、INA は OUTB を即座に Low にプルし、OUTA を Low に維持します。その後 OUTB は Low に遷移し、設定済みデッド・タイムが OUTA に割り当てられます。OUTB はすでに Low になっているため、設定済みデッド・タイムの後、OUTA は High に遷移できます。

条件 F:INA と OUTA がまだ High のうちに、INB が High に遷移します。オーバーシュートを防止するため、INB は OUTA を直ちに Low にプルし、OUTB を Low に維持します。その後 OUTA は Low に遷移し、設定済みデッド・タイムが OUTB に割り当てられます。OUTA はすでに Low になっているため、設定済みデッド・タイムの後、OUTB は High に遷移できます。