JAJU903 July   2023 TPS6521905 , TPS6521905-Q1

 

  1.   1
  2.   概要
  3.   商標
  4. 1概要
  5. 2NVM プログラミングのハードウェア要件
  6. 3標準的な NVM フロー
  7. 4プログラミングに関する指示
    1. 4.1  イネーブル設定の構成
    2. 4.2  降圧の構成
    3. 4.3  LDO の構成
    4. 4.4  GPIO の構成
    5. 4.5  シーケンスの構成
    6. 4.6  マルチファンクション・ピンの構成
    7. 4.7  EN/PB/VSENSE ピンの構成
    8. 4.8  I2C アドレスの変更
    9. 4.9  マスク設定の構成
    10. 4.10 NVM の再プログラミング
  8.   A NVM 以外のレジスタ
  9.   B PMIC への NVM 構成ファイルのロード
  10.   C PMIC の構成可能フィールド
  11.   D 関連資料

PMIC の構成可能フィールド

このセクションでは、各 PMIC 電源およびデジタル・リソースについてプログラム可能な NVM フィールドのリストを示します。リストを簡素化するため、一部のレジスタ・フィールドには「x」があります。データシートまたはプログラミング・ガイドで、正しいレジスタ・フィールドを識別するため、「x」を対応するレール番号に置き換えてください。同様に、シーケンス・スロットの持続時間については、リストを単純化するために「y」を使用しましたが、これらは特定のスロット番号に置き換えることができます。

GUID-20230710-SS0I-W7WX-GDBV-9ZXV643CJSZF-low.svg図 C-1 NVM プログラマブル・フィールド