JAJU903 July   2023 TPS6521905 , TPS6521905-Q1

 

  1.   1
  2.   概要
  3.   商標
  4. 1概要
  5. 2NVM プログラミングのハードウェア要件
  6. 3標準的な NVM フロー
  7. 4プログラミングに関する指示
    1. 4.1  イネーブル設定の構成
    2. 4.2  降圧の構成
    3. 4.3  LDO の構成
    4. 4.4  GPIO の構成
    5. 4.5  シーケンスの構成
    6. 4.6  マルチファンクション・ピンの構成
    7. 4.7  EN/PB/VSENSE ピンの構成
    8. 4.8  I2C アドレスの変更
    9. 4.9  マスク設定の構成
    10. 4.10 NVM の再プログラミング
  8.   A NVM 以外のレジスタ
  9.   B PMIC への NVM 構成ファイルのロード
  10.   C PMIC の構成可能フィールド
  11.   D 関連資料

イネーブル設定の構成

PMIC にはアクティブおよびスタンバイ状態があり、レールをイネーブルまたはディセーブルにできます。STBY として構成されている場合、状態変更は MODE/STBY ピンによってトリガできます。

  • 図 4-2 に、TPS65219-GUI を使用するときに変更される設定を示します。

  • 表 4-2 に、TPS65219-GUI を使用しない場合に書き込むレジスタ・フィールドを示します。

GUID-20230504-SS0I-P4QD-6KDC-C4C2CZXX5LBP-low.svg図 4-2 TPS65219-GUI を使用した設定のイネーブル
表 4-1 イネーブル設定のための NVM レジスタ
レジスタ・アドレス ビット 設定
ビット番号 フィールド名
アクティブ状態のレールのイネーブル 0x02 6 LDO4_EN 0h = ディセーブル

1h = イネーブル

5 LDO3_EN 0h = ディセーブル

1h = イネーブル

4 LDO2_EN 0h = ディセーブル

1h = イネーブル

3 LDO1_EN 0h = ディセーブル

1h = イネーブル

2 BUCK3_EN 0h = ディセーブル

1h = イネーブル

1 BUCK2_EN 0h = ディセーブル

1h=イネーブル

0 BUCK1_EN 0h = ディセーブル

1h = イネーブル

スタンバイ状態のレールのイネーブル 0x21 6 LDO4_STBY_EN 0h = ディセーブル

1h = イネーブル

5 LDO3_STBY_EN 0h = ディセーブル

1h = イネーブル

4 LDO2_STBY_EN 0h = ディセーブル

1h = イネーブル

3 LDO1_STBY_EN 0h = ディセーブル

1h = イネーブル

2 BUCK3_STBY_EN 0h = ディセーブル

1h = イネーブル

1 BUCK2_STBY_EN 0h = ディセーブル

1h = イネーブル

0 BUCK1_STBY_EN 0h = ディセーブル

1h = イネーブル