JAJU926 March   2024

 

  1.   1
  2.   概要
  3.   参照情報
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1システムの説明
    1. 1.1 主なシステム仕様
  8. 2システム概要
    1. 2.1 ブロック図
    2. 2.2 設計上の考慮事項
    3. 2.3 主な使用製品
      1. 2.3.1 TMCS1123
      2. 2.3.2 ADS7043
      3. 2.3.3 AMC1035
      4. 2.3.4 REF2033
  9. 3システム設計理論
    1. 3.1 ホール エフェクト電流センサの回路設計
    2. 3.2 A/D コンバータ
      1. 3.2.1 デルタ シグマ変調器
        1. 3.2.1.1 同相電圧範囲
        2. 3.2.1.2 入力フィルタリング
        3. 3.2.1.3 MCU へのインターフェイス
      2. 3.2.2 12 ビット SAR ADC
        1. 3.2.2.1 同相電圧範囲
        2. 3.2.2.2 入力フィルタ
        3. 3.2.2.3 MCU へのインターフェイス
    3. 3.3 電源および基準電圧
  10. 4ハードウェア、ソフトウェア、テスト要件、テスト結果
    1. 4.1 ハードウェア要件
    2. 4.2 ソフトウェア要件
    3. 4.3 テスト設定
      1. 4.3.1 注意事項
    4. 4.4 テスト結果
      1. 4.4.1 DC 性能
        1. 4.4.1.1 AD 変換後の出力電圧ノイズおよび ENOB
        2. 4.4.1.2 直線性と温度ドリフト
      2. 4.4.2 AC 性能
        1. 4.4.2.1 SNR の測定
        2. 4.4.2.2 レイテンシ テスト
      3. 4.4.3 PWM 除去
      4. 4.4.4 過電流応答
      5. 4.4.5 隣接電流除去
      6. 4.4.6 電源除去比
      7. 4.4.7 デジタル インターフェイス
  11. 5他社デバイスとの性能比較
    1. 5.1 有効ビット数
    2. 5.2 レイテンシ
    3. 5.3 PWM 除去
  12. 6設計とドキュメントのサポート
    1. 6.1 デザイン ファイル
      1. 6.1.1 回路図
      2. 6.1.2 BOM
      3. 6.1.3 PCB レイアウトに関する推奨事項
        1. 6.1.3.1 レイアウト プリント
    2. 6.2 ツールとソフトウェア
    3. 6.3 ドキュメントのサポート
    4. 6.4 サポート・リソース
    5. 6.5 商標
  13. 7著者について

隣接電流除去

隣接電流除去テストについては、テスト構成は OC 応答テストと同様です。詳細については、セクション 4.4.4を参照してください。唯一の違いは、図 4-22 に示す隣接パターンに 40A の電流パルスを注入して、磁界干渉をシミュレートすることです 。

GUID-20240201-SS0I-RPM5-DJ60-5J99LDSCZDWN-low.jpg図 4-22 隣接電流トレース

図 4-23 によれば、40A ピーク入力隣接電流は出力電圧に影響を与えません。隣接電流の立ち上がりおよび立ち下がりエッジで、出力電圧への大きな変動はありません。出力電圧は、TMCS1123 の出力ノイズによって決まります。

GUID-20240201-SS0I-Z81W-TP2N-GHQWMXZ0VWVC-low.png図 4-23 隣接電流および出力電圧