KOKA004B january   2018  – july 2021 LF347 , LF353 , LM348 , MC1458 , TL022 , TL061 , TL062 , TL071 , TL072 , UA741

 

  1.   연산 증폭기 사양에 대한 이해
  2. 1머리말
    1. 1.1 증폭기의 기본 원리
    2. 1.2 이상적인 연산 증폭기 모델
  3. 2비반전 증폭기
    1. 2.1 폐쇄 루프 개념과 간소화
  4. 3반전 증폭기
    1. 3.1 폐쇄 루프 개념과 간소화
  5. 4연산 증폭기 회로 개략도
    1. 4.1 입력 스테이지
    2. 4.2 이차 스테이지
    3. 4.3 출력 스테이지
  6. 5연산 증폭기 사양
    1. 5.1  절대 최대 정격과 권장 동작 조건
    2. 5.2  입력 오프셋 전압
    3. 5.3  입력 전류
    4. 5.4  입력 공통 모드 전압 범위
    5. 5.5  차동 입력 전압 범위
    6. 5.6  최대 출력 전압 스윙
    7. 5.7  대신호 차동 전압 증폭
    8. 5.8  입력 기생 성분
      1. 5.8.1 입력 커패시턴스
      2. 5.8.2 입력 저항
    9. 5.9  출력 임피던스
    10. 5.10 공통 모드 제거비
    11. 5.11 전원 전압 제거비
    12. 5.12 전원 전류
    13. 5.13 단위 이득일 때 slew rate
    14. 5.14 등가 입력 잡음
    15. 5.15 총 고조파 왜곡 + 잡음
    16. 5.16 단위 이득 대역폭과 위상 마진
    17. 5.17 안정화 시간
  7. 6참고 문헌
  8. 7연산 증폭기 용어
  9. 8개정 내역

비반전 증폭기

이상적 연산 증폭기가 그 자체로서 매우 유용하지는 않습니다. 유한한 입력 신호가 무한대의 출력을 발생시키기 때문입니다. 이상적인 연산 증폭기 주변에 외부 부품을 연결함으로써 유용한 증폭기 회로를 구축할 수 있습니다. 그림 2-1는 기본적인 연산 증폭기 회로로서, 비반전 증폭기를 보여줍니다. 삼각형 게인 블록 기호를 사용해 이상적인 연산 증폭기를 나타냅니다. + (Vp)로 표시되어 있는 입력 단자는 비반전 입력이라고 하며, – (Vn)은 반전 입력을 나타냅니다.

GUID-3642E90B-8578-4895-98E8-BF3F1D28B4F9-low.gif그림 2-1 비반전 증폭기

이 회로를 이해하기 위해서는 입력 전압 Vi와 출력 전압 Vo 사이의 관계식을 도출해야 합니다.

입력으로 부하 효과가 없다는 것을 상기한다면 다음과 같습니다.

방정식 11. Vp = VI

VnVn에서의 전압은 Vo로부터 저항 네트워크 R1과 R2를 거쳐서 도출할 수 있습니다. 그러므로 다음과 같습니다.

방정식 22. GUID-C03B9A99-9D7A-411A-8B09-BA49BEB97054-low.gif

여기서,

방정식 23. GUID-8FD775C9-C2FF-4068-AFBF-556DC71AF2E5-low.gif

파라미터 b를 피드백 계수라고 합니다. 출력 중에서 입력으로 피드백되는 부분을 지칭하기 때문입니다.

이상적 모델을 상기하면 다음과 같습니다.

방정식 14. Vo = aVσ = a(Vp - Vn)

이 공식을 치환해서 다음과 같은 공식을 얻을 수 있습니다.

방정식 15. Vo = a(Vi - bVo)

그러면 이 공식을 정리해서 다음을 얻을 수 있습니다.

방정식 16. GUID-4B8F75BC-BF03-4205-8254-AE7C1DA96EAC-low.gif

이 결과를 보면, 그림 2-1의 연산 증폭기 회로가 이득 A인 증폭기라는 것을 알 수 있습니다. Vi와 VO의 극성이 동일하므로, 이 증폭기를 비반전 증폭기라고 합니다.

A는 연산 증폭기 회로의 폐쇄 루프 이득이고, a개방 루프 이득입니다. 곱 ab루프 이득이라고 합니다. 이 이득이 비반전 입력에서 시작해서 연산 증폭기와 피드백 네트워크를 거쳐서 시계방향 루프로 전달됩니다.