TL972

활성

듀얼, 12V, 12MHz 연산 증폭기

이 제품의 최신 버전이 있습니다

open-in-new 대안 비교
비교 대상 장치보다 업그레이드된 기능을 지원하는 즉각적 대체품
TLV9162 활성 듀얼, 16V, 11MHz, 레일 투 레일 입력 및 출력 낮은 오프셋 전압 저잡음 연산 증폭기 Rail-to-Rail input and output, wider voltage range (2.7 V to 16 V), higher slew rate (33 V/us), lower offset voltage (1 mV), and improved offset voltage drift

제품 상세 정보

Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 12 GBW (typ) (MHz) 12 Slew rate (typ) (V/µs) 5 Rail-to-rail Out Vos (offset voltage at 25°C) (max) (mV) 4 Iq per channel (typ) (mA) 2 Vn at 1 kHz (typ) (nV√Hz) 4 THD + N at 1 kHz (typ) (%) 0.003 Rating Catalog Operating temperature range (°C) -40 to 125 Iout (typ) (A) 0.0014 Architecture Bipolar CMRR (typ) (dB) 85 Input bias current (max) (pA) 750000
Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 12 GBW (typ) (MHz) 12 Slew rate (typ) (V/µs) 5 Rail-to-rail Out Vos (offset voltage at 25°C) (max) (mV) 4 Iq per channel (typ) (mA) 2 Vn at 1 kHz (typ) (nV√Hz) 4 THD + N at 1 kHz (typ) (%) 0.003 Rating Catalog Operating temperature range (°C) -40 to 125 Iout (typ) (A) 0.0014 Architecture Bipolar CMRR (typ) (dB) 85 Input bias current (max) (pA) 750000
PDIP (P) 8 92.5083 mm² 9.81 x 9.43 SOIC (D) 8 29.4 mm² 4.9 x 6 TSSOP (PW) 8 19.2 mm² 3 x 6.4 VSSOP (DGK) 8 14.7 mm² 3 x 4.9
  • Rail-to-Rail Output Voltage Swing:
    ±2.4 V at VCC = ±2.5 V
  • Very Low Noise Level: 4 nV/√Hz
  • Ultra-Low Distortion: 0.003%
  • High Dynamic Features: 12 MHz, 5 V/µs
  • Operating Range: 2.7 V to 12 V
  • Latch-Up Performance Exceeds 100 mA
    Per JESD 78, Class II
  • ESD Performance Tested Per JESD 22
    • 2000-V Human-Body Model
    • 1500-V Charged-Device Model
  • Rail-to-Rail Output Voltage Swing:
    ±2.4 V at VCC = ±2.5 V
  • Very Low Noise Level: 4 nV/√Hz
  • Ultra-Low Distortion: 0.003%
  • High Dynamic Features: 12 MHz, 5 V/µs
  • Operating Range: 2.7 V to 12 V
  • Latch-Up Performance Exceeds 100 mA
    Per JESD 78, Class II
  • ESD Performance Tested Per JESD 22
    • 2000-V Human-Body Model
    • 1500-V Charged-Device Model

The TL97x family of single, dual, and quad operational amplifiers operates at voltages as low as ±1.35 V and features output rail-to-rail signal swing. The TL97x boast characteristics that make them particularly well suited for portable and battery-supplied equipment. Very low noise and low distortion characteristics make them ideal for audio preamplification.

The TL971 is housed in the space-saving 5-pin SOT-23 package, which simplifies board design because of the ability to be placed anywhere (outside dimensions are 2.8 mm × 2.9 mm).

The TL97x family of single, dual, and quad operational amplifiers operates at voltages as low as ±1.35 V and features output rail-to-rail signal swing. The TL97x boast characteristics that make them particularly well suited for portable and battery-supplied equipment. Very low noise and low distortion characteristics make them ideal for audio preamplification.

The TL971 is housed in the space-saving 5-pin SOT-23 package, which simplifies board design because of the ability to be placed anywhere (outside dimensions are 2.8 mm × 2.9 mm).

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
OPA2375 활성 듀얼, 5.5V, 10Mhz, 저잡음(4.6nV/√Hz), RRO 연산 증폭기 This product has improved Vos, EMIRR, and Vn for low voltage applications requiring higher performance
TLV6742 활성 듀얼, 5.5V, 10Mhz, 저잡음(4.6nV/√Hz) 연산 증폭기 This product has improved Vos, Iq, and Vn for low voltage, cost-conscious applications

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기2
유형 직함 날짜
* Data sheet TL97x Output Rail-To-Rail Very-Low-Noise Operational Amplifiers datasheet (Rev. H) PDF | HTML 2015/01/25
E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017/03/28

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 모델

TL972 PSpice Model

SLOM243.ZIP (62 KB) - PSpice Model
시뮬레이션 모델

TL972 TINA-TI Reference Design

SLOM244.TSC (106 KB) - TINA-TI Reference Design
시뮬레이션 모델

TL972 TINA-TI Spice Model

SLOM245.ZIP (8 KB) - TINA-TI Spice Model
시뮬레이션 모델

Thermal Foldback TINA-TI Spice Reference Design

SLOM480.ZIP (38 KB) - TINA-TI Reference Design
계산 툴

ANALOG-ENGINEER-CALC — 아날로그 엔지니어의 계산기

The Analog Engineer’s Calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting op-amp gain with feedback (...)
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 다운로드
PDIP (P) 8 옵션 보기
SOIC (D) 8 옵션 보기
TSSOP (PW) 8 옵션 보기
VSSOP (DGK) 8 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상