제품 상세 정보

DSP type 1 C64x DSP (max) (MHz) 720, 800, 900, 1100 CPU 32-/64-bit Operating system DSP/BIOS, VLX Rating Catalog Operating temperature range (°C) -40 to 90
DSP type 1 C64x DSP (max) (MHz) 720, 800, 900, 1100 CPU 32-/64-bit Operating system DSP/BIOS, VLX Rating Catalog Operating temperature range (°C) -40 to 90
FCBGA (CUT) 529 361 mm² 19 x 19
  • High-Performance Digital Media Processor
    • 720-MHz, 800-MHz, 900-MHz, 1.1-GHz C64x+™ Clock Rates
    • 1.39 ns (-720), 1.25 ns (-800), 1.11 ns (-900), 0.91 ns (-1100) Instruction Cycle Time
    • 5760, 6400, 7200, 8800 MIPS
    • Eight 32-Bit C64x+ Instructions/Cycle
    • Fully Software-Compatible With C64x/Debug
    • Commercial Temperature Ranges (-720, -900, and -1100 only)
    • Extended Temperature Ranges (-800 only)
    • Industrial Temperature Ranges (-720, -900, and -1100 only)
  • VelociTI.2™ Extensions to VelociTI™
    Advanced Very-Long-Instruction-Word (VLIW) TMS320C64x+™ DSP Core
    • Eight Highly Independent Functional Units With VelociTI.2 Extensions:
      • Six ALUs (32-/40-Bit), Each Supports Single 32-bit, Dual 16-bit, or Quad 8-bit Arithmetic per Clock Cycle
      • Two Multipliers Support Four 16 x 16-bit Multiplies (32-bit Results) per Clock Cycle or Eight 8 x 8-bit Multiplies (16-Bit Results) per Clock Cycle
    • Load-Store Architecture With Non-Aligned Support
    • 64 32-bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
    • Additional C64x+™ Enhancements
      • Protected Mode Operation
      • Exceptions Support for Error Detection and Program Redirection
      • Hardware Support for Modulo Loop Auto-Focus Module Operation
  • C64x+ Instruction Set Features
    • Byte-Addressable (8-/16-/32-/64-bit Data)
    • 8-bit Overflow Protection
    • Bit-Field Extract, Set, Clear
    • Normalization, Saturation, Bit-Counting
    • VelociTI.2 Increased Orthogonality
    • C64x+ Extensions
      • Compact 16-bit Instructions
      • Additional Instructions to Support Complex Multiplies
  • C64x+ L1/L2 Memory Architecture
    • 256K-bit (32K-byte) L1P Program RAM/Cache [Direct Mapped]
    • 256K-bit (32K-byte) L1D Data RAM/Cache
      [2-Way Set-Associative]
    • 2M-bit/256K-byte (DM647) or 4M-Bit/512K-byte) (DM648) L2 Unified Mapped RAM/Cache [Flexible Allocation]
  • Supports Little Endian Mode Only
  • Five Configurable Video Ports
    • Providing a Glueless I/F to Common Video Decoder and Encoder Devices
    • Supports Multiple Resolutions/Video Standards
  • VCXO Interpolated Control Port (VIC)
    • Supports Audio/Video Synchronization
  • External Memory Interfaces (EMIFs)
    • 32-Bit DDR2 SDRAM Memory Controller With 512M-Byte Address Space (1.8-V I/O)
    • Asynchronous 16-Bit Wide EMIF (EMIFA)
      • Up to 128M-Byte Total Address Reach
      • 64M-Byte Address Reach per CE Space
    • Glueless Interface to Asynchronous Memories (SRAM, Flash, and EEPROM)
    • Synchronous Memories (SBSRAM and ZBT SRAM)
    • Supports Interface to Standard Sync Devices and Custom Logic (FPGA, CPLD, ASICs, etc.)
  • Enhanced Direct-Memory-Access (EDMA) Controller (64 Independent Channels)
  • 3-Port Gigabit Ethernet Switch Subsystem
  • Four 64-Bit General-Purpose Timers (Each Configurable as Two 32-Bit Timers)
  • One UART (With RTS and CTS Flow Control)
  • One 4-wire Serial Port Interface (SPI) With Two Chip-Selects
  • Master/Slave Inter-Integrated Circuit (I2C Bus™)
  • Multichannel Audio Serial Port (McASP)
    • Ten Serializers and SPDIF (DIT) Mode
  • 16/32-Bit Host-Port Interface (HPI)
  • Advanced Event Triggering (AET) Compatible
  • 32-Bit 33-/66-MHz, 3.3-V Peripheral Component Interconnect (PCI) Master/Slave Interface Conforms to PCI Specification 2.3
  • VLYNQ™ Interface (FPGA Interface)
  • On-Chip ROM Bootloader
  • Individual Power-Saving Modes
  • Flexible PLL Clock Generators
  • IEEE-1149.1 (JTAG™) Boundary-Scan-Compatible
  • 32 General-Purpose I/O (GPIO) Pins (Multiplexed With Other Device Functions)
  • Package:
    • 529-pin nFBGA (ZUT suffix)
    • 19x19 mm 0.8 mm pitch BGA
    • 0.09-µm/6-Level Cu Metal Process (CMOS)
  • 3.3-V and 1.8-V I/O, 1.2-V Internal (-720, -800, -900, -1100)
  • High-Performance Digital Media Processor
    • 720-MHz, 800-MHz, 900-MHz, 1.1-GHz C64x+™ Clock Rates
    • 1.39 ns (-720), 1.25 ns (-800), 1.11 ns (-900), 0.91 ns (-1100) Instruction Cycle Time
    • 5760, 6400, 7200, 8800 MIPS
    • Eight 32-Bit C64x+ Instructions/Cycle
    • Fully Software-Compatible With C64x/Debug
    • Commercial Temperature Ranges (-720, -900, and -1100 only)
    • Extended Temperature Ranges (-800 only)
    • Industrial Temperature Ranges (-720, -900, and -1100 only)
  • VelociTI.2™ Extensions to VelociTI™
    Advanced Very-Long-Instruction-Word (VLIW) TMS320C64x+™ DSP Core
    • Eight Highly Independent Functional Units With VelociTI.2 Extensions:
      • Six ALUs (32-/40-Bit), Each Supports Single 32-bit, Dual 16-bit, or Quad 8-bit Arithmetic per Clock Cycle
      • Two Multipliers Support Four 16 x 16-bit Multiplies (32-bit Results) per Clock Cycle or Eight 8 x 8-bit Multiplies (16-Bit Results) per Clock Cycle
    • Load-Store Architecture With Non-Aligned Support
    • 64 32-bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
    • Additional C64x+™ Enhancements
      • Protected Mode Operation
      • Exceptions Support for Error Detection and Program Redirection
      • Hardware Support for Modulo Loop Auto-Focus Module Operation
  • C64x+ Instruction Set Features
    • Byte-Addressable (8-/16-/32-/64-bit Data)
    • 8-bit Overflow Protection
    • Bit-Field Extract, Set, Clear
    • Normalization, Saturation, Bit-Counting
    • VelociTI.2 Increased Orthogonality
    • C64x+ Extensions
      • Compact 16-bit Instructions
      • Additional Instructions to Support Complex Multiplies
  • C64x+ L1/L2 Memory Architecture
    • 256K-bit (32K-byte) L1P Program RAM/Cache [Direct Mapped]
    • 256K-bit (32K-byte) L1D Data RAM/Cache
      [2-Way Set-Associative]
    • 2M-bit/256K-byte (DM647) or 4M-Bit/512K-byte) (DM648) L2 Unified Mapped RAM/Cache [Flexible Allocation]
  • Supports Little Endian Mode Only
  • Five Configurable Video Ports
    • Providing a Glueless I/F to Common Video Decoder and Encoder Devices
    • Supports Multiple Resolutions/Video Standards
  • VCXO Interpolated Control Port (VIC)
    • Supports Audio/Video Synchronization
  • External Memory Interfaces (EMIFs)
    • 32-Bit DDR2 SDRAM Memory Controller With 512M-Byte Address Space (1.8-V I/O)
    • Asynchronous 16-Bit Wide EMIF (EMIFA)
      • Up to 128M-Byte Total Address Reach
      • 64M-Byte Address Reach per CE Space
    • Glueless Interface to Asynchronous Memories (SRAM, Flash, and EEPROM)
    • Synchronous Memories (SBSRAM and ZBT SRAM)
    • Supports Interface to Standard Sync Devices and Custom Logic (FPGA, CPLD, ASICs, etc.)
  • Enhanced Direct-Memory-Access (EDMA) Controller (64 Independent Channels)
  • 3-Port Gigabit Ethernet Switch Subsystem
  • Four 64-Bit General-Purpose Timers (Each Configurable as Two 32-Bit Timers)
  • One UART (With RTS and CTS Flow Control)
  • One 4-wire Serial Port Interface (SPI) With Two Chip-Selects
  • Master/Slave Inter-Integrated Circuit (I2C Bus™)
  • Multichannel Audio Serial Port (McASP)
    • Ten Serializers and SPDIF (DIT) Mode
  • 16/32-Bit Host-Port Interface (HPI)
  • Advanced Event Triggering (AET) Compatible
  • 32-Bit 33-/66-MHz, 3.3-V Peripheral Component Interconnect (PCI) Master/Slave Interface Conforms to PCI Specification 2.3
  • VLYNQ™ Interface (FPGA Interface)
  • On-Chip ROM Bootloader
  • Individual Power-Saving Modes
  • Flexible PLL Clock Generators
  • IEEE-1149.1 (JTAG™) Boundary-Scan-Compatible
  • 32 General-Purpose I/O (GPIO) Pins (Multiplexed With Other Device Functions)
  • Package:
    • 529-pin nFBGA (ZUT suffix)
    • 19x19 mm 0.8 mm pitch BGA
    • 0.09-µm/6-Level Cu Metal Process (CMOS)
  • 3.3-V and 1.8-V I/O, 1.2-V Internal (-720, -800, -900, -1100)

The TMS320C64x+™ DSPs (including the TMS320DM647/TMS320DM648 devices) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The DM647, DM648 devices are based on the third-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making these DSPs an excellent choice for digital media applications. The C64x+™ devices are upward code-compatible from previous devices that are part of the C6000™ DSP platform. The C64x™ DSPs support added functionality and have an expanded instruction set from previous devices.

Any reference to the C64x DSP or C64x CPU also applies, unless otherwise noted, to the C64x+ DSP and C64x+ CPU, respectively.

With performance of up to 8800 million instructions per second (MIPS) at a clock rate of 1.1 GHz, the C64x+ core offers solutions to high-performance DSP programming challenges. The DSP core possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. The C64x+ DSP core processor has 64 general-purpose registers of 32-bit word length and eight highly independent functional units—two multipliers for a 32-bit result and six arithmetic logic units (ALUs). The eight functional units include instructions to accelerate the performance in video and imaging applications. The DSP core can produce four 16-bit multiply-accumulates (MACs) per cycle for up to 4400 million MACs per second (MMACS), or eight 8-bit MACs per cycle for up tp 8800 MMACS. For more details on the C64x+ DSP, see the (literature number SPRU732).

The devices also have application-specific hardware logic, on-chip memory, and additional on-chip peripherals similar to the other C6000 DSP platform devices. The core uses a two-level cache-based architecture. The Level 1 program cache (L1P) is a 256K-bit direct mapped cache and the Level 1 data cache (L1D) is a 256K-bit 2-way set-associative cache. The Level 2 memory/cache (L2) consists of a 4M-bit (DM648) or 2M-bit (DM647) memory space that is shared between program and data space. L2 memory can be configured as mapped memory, cache, or combinations of the two.

The peripheral set includes five configurable 16-bit video port peripherals (VP0, VP1, VP2, VP3, and VP4). These video port peripherals provide a glueless interface to common video decoder and encoder devices. The video port peripherals support multiple resolutions and video standards (e.g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M), a VCXO interpolated control port (VIC); a 1000 Mbps Ethernet Switch Subsystem with a management data input/output (MDIO) module and two SGMII ports (DM648) or one SGMII port (only DM647); a 4-bit transmit, 4-bit receive VLYNQ interface; an inter-integrated circuit (I2C) bus interface; a multichannel audio serial port (McASP) with ten serializers; four 64-bit general-purpose timers each configurable as two independent 32-bit timers; a user-configurable 16-bit or 32-bit host-port interface (HPI); 32 pins for general-purpose input/output (GPIO) with programmable interrupt/event generation modes, multiplexed with other peripherals; one UART; and two glueless external memory interfaces: a synchronous and asynchronous external memory interface (EMIFA) for slower memories/peripherals, and a higher DDR2 SDRAM interface.

The video port peripherals provide a glueless interface to common video decoder and encoder devices. The video port peripherals support multiple resolutions and video standards (e.g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M).

The video port peripherals are configurable and can support either video capture and/or video display modes. Each video port consists of two channels (A and B) with a 5120-byte capture/display buffer that is splittable between the two channels.

For more details on the video port peripherals, see the (literature number SPRUEM1).

The management data input/output (MDIO) module continuously polls all 32 MDIO addresses to enumerate all PHY devices in the system.

The I2C and VLYNQ ports allow the device to easily control peripheral modules and/or communicate with host processors.

The rich peripheral set provides the ability to control external peripheral devices and communicate with external processors. For details on each of the peripherals, see the related sections later in this document and the associated peripheral reference guides.

The devices have a complete set of development tools. These include C compilers, a DSP assembly optimizer to simplify programming and scheduling, and a Windows™ debugger interface for visibility into source code execution.

The TMS320C64x+™ DSPs (including the TMS320DM647/TMS320DM648 devices) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The DM647, DM648 devices are based on the third-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making these DSPs an excellent choice for digital media applications. The C64x+™ devices are upward code-compatible from previous devices that are part of the C6000™ DSP platform. The C64x™ DSPs support added functionality and have an expanded instruction set from previous devices.

Any reference to the C64x DSP or C64x CPU also applies, unless otherwise noted, to the C64x+ DSP and C64x+ CPU, respectively.

With performance of up to 8800 million instructions per second (MIPS) at a clock rate of 1.1 GHz, the C64x+ core offers solutions to high-performance DSP programming challenges. The DSP core possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. The C64x+ DSP core processor has 64 general-purpose registers of 32-bit word length and eight highly independent functional units—two multipliers for a 32-bit result and six arithmetic logic units (ALUs). The eight functional units include instructions to accelerate the performance in video and imaging applications. The DSP core can produce four 16-bit multiply-accumulates (MACs) per cycle for up to 4400 million MACs per second (MMACS), or eight 8-bit MACs per cycle for up tp 8800 MMACS. For more details on the C64x+ DSP, see the (literature number SPRU732).

The devices also have application-specific hardware logic, on-chip memory, and additional on-chip peripherals similar to the other C6000 DSP platform devices. The core uses a two-level cache-based architecture. The Level 1 program cache (L1P) is a 256K-bit direct mapped cache and the Level 1 data cache (L1D) is a 256K-bit 2-way set-associative cache. The Level 2 memory/cache (L2) consists of a 4M-bit (DM648) or 2M-bit (DM647) memory space that is shared between program and data space. L2 memory can be configured as mapped memory, cache, or combinations of the two.

The peripheral set includes five configurable 16-bit video port peripherals (VP0, VP1, VP2, VP3, and VP4). These video port peripherals provide a glueless interface to common video decoder and encoder devices. The video port peripherals support multiple resolutions and video standards (e.g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M), a VCXO interpolated control port (VIC); a 1000 Mbps Ethernet Switch Subsystem with a management data input/output (MDIO) module and two SGMII ports (DM648) or one SGMII port (only DM647); a 4-bit transmit, 4-bit receive VLYNQ interface; an inter-integrated circuit (I2C) bus interface; a multichannel audio serial port (McASP) with ten serializers; four 64-bit general-purpose timers each configurable as two independent 32-bit timers; a user-configurable 16-bit or 32-bit host-port interface (HPI); 32 pins for general-purpose input/output (GPIO) with programmable interrupt/event generation modes, multiplexed with other peripherals; one UART; and two glueless external memory interfaces: a synchronous and asynchronous external memory interface (EMIFA) for slower memories/peripherals, and a higher DDR2 SDRAM interface.

The video port peripherals provide a glueless interface to common video decoder and encoder devices. The video port peripherals support multiple resolutions and video standards (e.g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M).

The video port peripherals are configurable and can support either video capture and/or video display modes. Each video port consists of two channels (A and B) with a 5120-byte capture/display buffer that is splittable between the two channels.

For more details on the video port peripherals, see the (literature number SPRUEM1).

The management data input/output (MDIO) module continuously polls all 32 MDIO addresses to enumerate all PHY devices in the system.

The I2C and VLYNQ ports allow the device to easily control peripheral modules and/or communicate with host processors.

The rich peripheral set provides the ability to control external peripheral devices and communicate with external processors. For details on each of the peripherals, see the related sections later in this document and the associated peripheral reference guides.

The devices have a complete set of development tools. These include C compilers, a DSP assembly optimizer to simplify programming and scheduling, and a Windows™ debugger interface for visibility into source code execution.

다운로드 스크립트와 함께 비디오 보기 동영상

TI에서 제공하는 설계 지원 없음

이 제품은 새로운 콘텐츠 또는 소프트웨어 업데이트와 같은 새로운 프로젝트에 대한 TI의 지속적인 설계 지원을 받지 않습니다. 가능한 경우 제품 폴더에서 관련 자료, 소프트웨어 및 툴을 확인할 수 있습니다. TI E2ETM 지원 포럼에서 보관된 정보를 검색할 수도 있습니다.

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기31
유형 직함 날짜
* Data sheet TMS320DM647/TMS320DM648 Digital Media Processors datasheet (Rev. H) 2012/04/10
* Errata TMS320DM647, TMS320DM648 Digital Media Processors Silicon Errata (Rev. G) 2011/11/01
User guide Emulation and Trace Headers Technical Reference Manual (Rev. I) 2012/08/09
Application note Introduction to TMS320C6000 DSP Optimization 2011/10/06
User guide TMS320DM647/DM648 DSP Video Port/VCXO Interpolated Control (VIC) Port UG (Rev. B) 2010/11/12
Application note TMS320DM647/8 Power Consumption Summary (Rev. B) 2010/01/06
Application note Running a TMS320C64x+ Codec Across TMS320C64x+ Based DSP Platforms 2009/09/24
User guide TMS320DM647/DM648 DSP 3 Port Switch Ethernet Subsystem User's Guide (Rev. B) 2009/07/14
User guide TMS320C6000 DSP Peripherals Overview Reference Guide (Rev. Q) 2009/07/02
Application note TMS320DM648/7 SoC Architecture and Throughput Overview 2009/06/12
Application note Using the TMS320DM647/DM648 Bootloader (Rev. D) 2009/06/01
User guide TMS320DM647/DM648 DSP Subsystem User's Guide (Rev. B) 2009/04/24
User guide TMS320DM647DM648 DSP 64-Bit Timer User's Guide (Rev. B) 2009/03/10
User guide TMS320DM647/DM648 DSP Peripheral Component Interconnect (PCI) User's Guide (Rev. B) 2008/11/11
More literature DaVinci Technology Overview Brochure (Rev. B) 2008/09/27
Application note Migrating from EDMA v2.0 to EDMA v3.0 TMS320C64X DSP (Rev. A) 2008/08/21
Application note Understanding TI's PCB Routing Rule-Based DDR Timing Specification (Rev. A) 2008/07/17
User guide TMS320DM647/DM648 DSP Host Port Interface (HPI) User's Guide (Rev. B) 2008/02/16
User guide TMS320DM647/DM648 DSP Enhanced DMA (EDMA3) Controller User's Guide (Rev. B) 2007/12/08
User guide TMS320DM647/DM648 DSP DDR2 Memory Controller User's Guide (Rev. A) 2007/10/02
User guide TMS320DM647/DM648 DSP External Memory Interface (EMIF) User's Guide (Rev. B) 2007/10/02
User guide TMS320DM647/DM648 DSP General-Purpose Input/Output (GPIO) User's Guide (Rev. A) 2007/10/02
User guide TMS320DM647/DM648 DSP Inter-Integrated Circuit (I2C) Module User's Guide (Rev. B) 2007/10/02
User guide TMS320DM647/DM648 DSP Multichannel Audio Serial Port (McASP) User's Guide (Rev. A) 2007/10/02
User guide TMS320DM647/DM648 DSP Serial Peripheral Interface (SPI) User’s Guide (Rev. A) 2007/10/02
User guide TMS320DM647/DM648 DSP Universal Asynchronous Receiver/Transmitter (UART) UG (Rev. A) 2007/10/02
More literature DaVinci Newsletter - Fall 2007 Issue (Rev. B) 2007/08/14
User guide MPEG2 Main Profile Decoder on C64x+ (on DRA446 –Low Memory configuration) UG 2007/07/31
Application note Migrating from TMS320DM642/3/1/0 to the TMS320DM648/7 2007/06/07
User guide TMS320DM647/DM648 DSP VLYNQ Port User's Guide 2007/06/05
Application note Thermal Considerations for the DM64xx, DM64x, and C6000 Devices 2007/05/20

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

디버그 프로브

TMDSEMU200-U — XDS200 USB 디버그 프로브

XDS200은 TI 임베디드 디바이스 디버깅에 사용되는 디버그 프로브(에뮬레이터)입니다. XDS200은 저렴한 XDS110 및 고성능 XDS560v2에 비해 저렴한 비용으로 우수한 성능을 균형 있게 제공합니다. 단일 포드에서 광범위한 표준(IEEE1149.1, IEEE1149.7, SWD)을 지원합니다. 모든 XDS 디버그 프로브는 ETB(Embedded Trace Buffer)를 특징으로 하는 모든 Arm® 및 DSP 프로세서에서 코어 및 시스템 추적을 지원합니다. 핀을 통한 코어 추적의 경우 XDS560v2 PRO TRACE가 (...)

TI.com에서 구매할 수 없습니다
디버그 프로브

TMDSEMU560V2STM-U — XDS560v2 시스템 추적 USB 디버그 프로브

XDS560v2는 디버그 프로브의 XDS560™ 제품군 중 최고의 성능을 가진 제품으로, 기존의 JTAG 표준(IEEE1149.1)과 cJTAG(IEEE1149.7)를 모두 지원합니다. SWD(직렬 와이어 디버그)는 지원하지 않습니다.

모든 XDS 디버그 프로브는 ETB(Embedded Trace Buffer)를 특징으로 하는 모든 ARM 및 DSP 프로세서에서 코어 및 시스템 추적을 지원합니다. 핀을 통한 추적의 경우 XDS560v2 PRO TRACE가 필요합니다.

XDS560v2는 MIPI HSPT 60핀 커넥터(TI 14핀, (...)

TI.com에서 구매할 수 없습니다
디버그 프로브

TMDSEMU560V2STM-UE — XDS560v2 시스템 추적 USB 및 이더넷 디버그 프로브

The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7). Note that it does not support serial wire debug (SWD).

All XDS debug probes support Core and System Trace in all ARM and DSP processors that (...)

TI.com에서 구매할 수 없습니다
애플리케이션 소프트웨어 및 프레임워크

TMDMFP — 멀티미디어 프레임워크 제품(MFP) - 코덱 엔진, 프레임워크 구성 요소 및 XDAIS

Multimedia Framework Products (MFP)

A major advantage of programmable signal processors over fixed-function devices is their ability to accelerate multiple multimedia functions and provide flexible environments to enable user customization. However, sharing scarce embedded hardware resources between (...)

사용 설명서: PDF
드라이버 또는 라이브러리

AEC-AER Acoustic echo cancellation/removal for TI C64x+, C674x, C55x and Cortex®-A8 processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP 향상된 제품 C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SM32C6416T-EP 향상된 제품 C6416T 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6415 군사용 등급 C64x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

FAXLIB FAX library (FAXLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP 향상된 제품 C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SM32C6416T-EP 향상된 제품 C6416T 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6415 군사용 등급 C64x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

SPRC831.ZIP Video Imaging Co-Processor Signal Processing Libraryv3.2.0

Texas Instruments VICP Signal processing library is a collection of highly tuned SW algorithms that execute on the VICP H/W accelerator. The library allows the application developer to effectively utilize the VICP performance without spending significant time in developing software for the (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

SPRC847.GZ Download: VICP Signal Processing Library [Linux] v3.3.0

Texas Instruments VICP Signal processing library is a collection of highly tuned SW algorithms that execute on the VICP H/W accelerator. The library allows the application developer to effectively utilize the VICP performance without spending significant time in developing software for the (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

VOLIB Voice library (VoLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP 향상된 제품 C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SM32C6416T-EP 향상된 제품 C6416T 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6415 군사용 등급 C64x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
소프트웨어 코덱

DM648CODECS Codecs for DM648 and DM647 devices

TI codecs are free, come with production licensing and are available for download now. All are production-tested for easy integration into your application. Click GET SOFTWARE button (above) to access the most recent, tested codec versions available. Datasheets and Release Notes are on that page, (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320DM647 디지털 미디어 프로세서 TMS320DM648 디지털 미디어 프로세서
다운로드 옵션
시뮬레이션 모델

DM647/DM648 ZUT BSDL Model (Rev. A)

SPRM256A.ZIP (11 KB) - BSDL Model
시뮬레이션 모델

DM647/DM648 ZUT BSDL version 1.1 Model

SPRM361.ZIP (11 KB) - BSDL Model
시뮬레이션 모델

DM647/DM648 ZUT IBIS Model (Rev. A)

SPRM257A.ZIP (886 KB) - IBIS Model
설계 툴

PROCESSORS-3P-SEARCH — Arm 기반 MPU, arm 기반 MCU 및 DSP 타사 검색 툴

TI는 여러 회사와의 협력을 통해 TI 프로세서를 사용하여 광범위한 소프트웨어, 툴 및 SOM을 제공해서 생산 단계로 가는 속도를 높이고 있습니다. 이 검색 툴을 다운로드하여 타사 솔루션을 빠르게 검색하고 필요에 맞는 올바른 타사를 찾아보세요. 여기에 나열된 소프트웨어, 툴 및 모듈은 텍사스 인스트루먼트가 아닌 독립적인 타사에서 생산 및 관리하고 있습니다.

검색 툴은 다음과 같이 제품 유형별로 분류되어 있습니다.

  • 툴에는 IDE/컴파일러, 디버그 및 추적, 시뮬레이션 및 모델링 소프트웨어, 플래시 프로그래머가 포함되어 있습니다.
  • OS에는 (...)
패키지 다운로드
FCBGA (CUT) 529 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상