JAJSTG2J July   2007  – June 2025 CDCE925 , CDCEL925

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 EEPROM 仕様
    7. 5.7 タイミング要件:CLK_IN
    8. 5.8 タイミング要件:SDA/SCL
    9. 5.9 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 ターミナル設定を制御します
      2. 7.3.2 デフォルトのデバイス設定
      3. 7.3.3 SDA/SCL シリアル インターフェイス
      4. 7.3.4 データ プロトコル
    4. 7.4 デバイスの機能モード
      1. 7.4.1 SDA/SCL ハードウェア インターフェイス
    5. 7.5 プログラミング
  9. レジスタ マップ
    1. 8.1 SDA/SCL 構成レジスタ
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
        1. 9.2.2.1 スペクトル拡散クロック (SSC)
        2. 9.2.2.2 PLL 周波数プランニング
        3. 9.2.2.3 水晶発振器の起動
        4. 9.2.2.4 水晶発振器プルによる周波数調整
        5. 9.2.2.5 未使用入出力
        6. 9.2.2.6 XO モードと VCXO モード間の切り替え
      3. 9.2.3 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 デバイス サポート
      1. 10.1.1 サード・パーティ製品に関する免責事項
      2. 10.1.2 開発サポート
    2. 10.2 ドキュメントのサポート
      1. 10.2.1 関連資料
    3. 10.3 ドキュメントの更新通知を受け取る方法
    4. 10.4 サポート・リソース
    5. 10.5 商標
    6. 10.6 静電気放電に関する注意事項
    7. 10.7 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

タイミング要件:CLK_IN

自由気流での動作温度範囲内 (特に記述のない限り)
最小値公称値最大値単位
fCLKLVCMOS クロック入力周波数PLL バイパス モード0160MHz
PLL モード8160
tr / tf立ち上がり/立ち下がり時間 CLK 信号 (20% ~ 80%)3ns
dutyCLKVDD/2 でのデューティ サイクル CLK40%60%