JAJSTG2J
July 2007 – June 2025
CDCE925
,
CDCEL925
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
EEPROM 仕様
5.7
タイミング要件:CLK_IN
5.8
タイミング要件:SDA/SCL
5.9
代表的特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
ターミナル設定を制御します
7.3.2
デフォルトのデバイス設定
7.3.3
SDA/SCL シリアル インターフェイス
7.3.4
データ プロトコル
7.4
デバイスの機能モード
7.4.1
SDA/SCL ハードウェア インターフェイス
7.5
プログラミング
8
レジスタ マップ
8.1
SDA/SCL 構成レジスタ
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
代表的なアプリケーション
9.2.1
設計要件
9.2.2
詳細な設計手順
9.2.2.1
スペクトル拡散クロック (SSC)
9.2.2.2
PLL 周波数プランニング
9.2.2.3
水晶発振器の起動
9.2.2.4
水晶発振器プルによる周波数調整
9.2.2.5
未使用入出力
9.2.2.6
XO モードと VCXO モード間の切り替え
9.2.3
アプリケーション曲線
9.3
電源に関する推奨事項
9.4
レイアウト
9.4.1
レイアウトのガイドライン
9.4.2
レイアウト例
10
デバイスおよびドキュメントのサポート
10.1
デバイス サポート
10.1.1
サード・パーティ製品に関する免責事項
10.1.2
開発サポート
10.2
ドキュメントのサポート
10.2.1
関連資料
10.3
ドキュメントの更新通知を受け取る方法
10.4
サポート・リソース
10.5
商標
10.6
静電気放電に関する注意事項
10.7
用語集
11
改訂履歴
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PW|16
MPDS361B
サーマルパッド・メカニカル・データ
発注情報
jajstg2j_oa
jajstg2j_pm
5.7
タイミング要件:CLK_IN
自由気流での動作温度範囲内 (特に記述のない限り)
最小値
公称値
最大値
単位
f
CLK
LVCMOS クロック入力周波数
PLL バイパス モード
0
160
MHz
PLL モード
8
160
t
r
/ t
f
立ち上がり/立ち下がり時間 CLK 信号 (20% ~ 80%)
3
ns
duty
CLK
V
DD
/2 でのデューティ サイクル CLK
40%
60%