JAJSKV6E August   2020  – March 2026 DRV8714-Q1 , DRV8718-Q1

PRODMIX  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. デバイス比較表
  6. ピン構成および機能
    1. 5.1 VQFN(RVJ) 56 ピン パッケージおよびピン機能
    2. 5.2 VQFN(RHA) 40 ピン パッケージおよびピン機能
    3. 5.3 HTQFP(PHP) 48 ピン パッケージおよびピン機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 タイミング要件
    7. 6.7 タイミング図
    8. 6.8 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 外付け部品
      2. 7.3.2 デバイス インターフェイス バリアント
        1. 7.3.2.1 シリアル・ペリフェラル・インターフェイス (SPI)
        2. 7.3.2.2 ハードウェア (H/W)
      3. 7.3.3 入力 PWM 制御モード
        1. 7.3.3.1 入力 PWM マッピングによるハーフブリッジ制御方式
          1. 7.3.3.1.1 DRV8718-Q1 のハーフブリッジ制御
          2. 7.3.3.1.2 DRV8714-Q1 のハーフブリッジ制御
        2. 7.3.3.2 H ブリッジ制御
          1. 7.3.3.2.1 DRV8714-Q1 の H ブリッジ制御
        3. 7.3.3.3 分割 HS/LS ソレノイド制御
          1. 7.3.3.3.1 DRV8714-Q1 の分割 HS/LS ソレノイド制御
      4. 7.3.4 スマート ゲート ドライバ
        1. 7.3.4.1 機能ブロック図
        2. 7.3.4.2 スルーレート制御 (IDRIVE)
        3. 7.3.4.3 ゲート ドライブ ステート マシン (TDRIVE)
        4. 7.3.4.4 伝搬遅延の低減 (PDR)
          1. 7.3.4.4.1 PDR 事前充電 / 事前放電制御ループ動作の詳細
            1. 7.3.4.4.1.1 PDR の事前充電 / 事前放電の設定
          2. 7.3.4.4.2 PDR 充電 / 放電後の制御ループ動作の詳細
            1. 7.3.4.4.2.1 PDR の充電後 / 放電後の設定
          3. 7.3.4.4.3 駆動およびフリーホイール MOSFET の検出
        5. 7.3.4.5 自動デューティ サイクル補償 (DCC)
        6. 7.3.4.6 閉ループ スルー時間制御 (STC)
          1. 7.3.4.6.1 STC 制御ループのセットアップ
      5. 7.3.5 トリプラー (2 段) チャージ ポンプ
      6. 7.3.6 広同相モード電流シャント アンプ
      7. 7.3.7 ピン配置図
        1. 7.3.7.1 ロジック レベル入力ピン (INx/ENx、INx/PHx、nSLEEP、nSCS、SCLK、SDI)
        2. 7.3.7.2 ロジック レベル プッシュプル出力 (SDO)
        3. 7.3.7.3 ロジック レベル多機能ピン (DRVOFF/nFLT)
        4. 7.3.7.4 クワッドレベル入力 (GAIN、MODE)
        5. 7.3.7.5 6 レベル入力 (IDRIVE、VDS)
      8. 7.3.8 保護および診断機能
        1. 7.3.8.1  ゲートドライバ無効化 (DRVOFF/nFLT、EN_DRV)
        2. 7.3.8.2  低 IQ 電源オフ ブレーキ (POB、BRAKE)
        3. 7.3.8.3  フォルト リセット (CLR_FLT)
        4. 7.3.8.4  DVDD ロジック電源パワーオン リセット (DVDD_POR)
        5. 7.3.8.5  PVDD 電源低電圧監視 (PVDD_UV)
        6. 7.3.8.6  PVDD 電源過電圧監視 (PVDD_OV)
        7. 7.3.8.7  VCP チャージ ポンプ低電圧誤動作防止 (VCP_UV)
        8. 7.3.8.8  MOSFET VDS 過電流保護 (VDS_OCP)
        9. 7.3.8.9  ゲート ドライバ フォルト (VGS_GDF)
        10. 7.3.8.10 過熱警告 (OTW)
        11. 7.3.8.11 サーマル シャットダウン (OTSD)
        12. 7.3.8.12 オフライン短絡とオープン負荷検出 (OOL / OSC)
        13. 7.3.8.13 ウォッチドッグ タイマ
        14. 7.3.8.14 障害検出と応答の概略表
    4. 7.4 デバイスの機能モード
      1. 7.4.1 非アクティブまたはスリープ状態
      2. 7.4.2 スタンバイ状態
      3. 7.4.3 動作状態
    5. 7.5 プログラミング
      1. 7.5.1 SPI インターフェイス
      2. 7.5.2 SPI フォーマット
      3. 7.5.3 複数スレーブに対する SPI インターフェイス
        1. 7.5.3.1 デイジー チェーン内の複数のスレーブ用 SPI インターフェイス
  9. レジスタ マップ
    1. 8.1 DRV8718-Q1 レジスタ マップ
    2. 8.2 DRV8714-Q1 レジスタ マップ
    3. 8.3 DRV8718-Q1 のレジスタの説明
      1. 8.3.1 DRV8718-Q1_STATUS レジスタ
      2. 8.3.2 DRV8718-Q1_CONTROL レジスタ
      3. 8.3.3 DRV8718-Q1_CONTROL_ADV レジスタ
      4. 8.3.4 DRV8718-Q1_STATUS_ADV レジスタ
    4. 8.4 DRV8714-Q1 のレジスタの説明
      1. 8.4.1 DRV8714-Q1_STATUS レジスタ
      2. 8.4.2 DRV8714-Q1_CONTROL レジスタ
      3. 8.4.3 DRV8714-Q1_CONTROL_ADV レジスタ
      4. 8.4.4 DRV8714-Q1_STATUS_ADV レジスタ
  10. アプリケーションと実装
    1. 9.1 使用上の注意
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
        1. 9.2.2.1 ゲート ドライバ構成
          1. 9.2.2.1.1 VCP 負荷計算の例
          2. 9.2.2.1.2 IDRIVE 計算例
          3. 9.2.2.1.3 tDRIVE 計算例
          4. 9.2.2.1.4 最大 PWM スイッチング周波数
        2. 9.2.2.2 電流シャント アンプの構成
        3. 9.2.2.3 消費電力
      3. 9.2.3 アプリケーション曲線
    3. 9.3 初期化
    4. 9.4 電源に関する推奨事項
      1. 9.4.1 バルク容量の決定
    5. 9.5 レイアウト
      1. 9.5.1 レイアウトのガイドライン
      2. 9.5.2 レイアウト例
  11. 10デバイス ドキュメントおよびサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連文書
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報
    1. 12.1 付録:パッケージ オプション

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報
Data Sheet

DRV871x-Q1 広い同相入力電圧範囲を持つインライン電流検出アンプを備えた車載用マルチチャネル・スマート・ハーフブリッジ・ゲート・ドライバ

このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

最新の英語版をダウンロード