JAJSAG9M November   2005  – January 2017 DS90C124 , DS90C241

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. 概要(続き)
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Timing Requirements - Serializer
    7. 7.7 Switching Characteristics - Serializer
    8. 7.8 Switching Characteristics - Deserializer
    9. 7.9 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Initialization and Locking Mechanism
      2. 9.3.2 Data Transfer
      3. 9.3.3 Resynchronization
      4. 9.3.4 Pre-Emphasis
      5. 9.3.5 AC-Coupling and Termination
        1. 9.3.5.1 Receiver Termination Options
          1. 9.3.5.1.1 Option 1
            1. 9.3.5.1.1.1 Option 2
            2. 9.3.5.1.1.2 Option 3
    4. 9.4 Device Functional Modes
      1. 9.4.1 Power Down
      2. 9.4.2 Tri-State
      3. 9.4.3 Progressive Turn-On (PTO)
  10. 10Applications and Implementation
    1. 10.1 Application Information
      1. 10.1.1 Using the DS90C241 and DS90C124
      2. 10.1.2 Display Application
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1 Noise Margin
        2. 10.2.2.2 Transmission Media
        3. 10.2.2.3 Live Link Insertion
      3. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
      1. 12.1.1 LVDS Interconnect Guidelines
    2. 12.2 Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 ドキュメントのサポート
      1. 13.1.1 関連資料
    2. 13.2 関連リンク
    3. 13.3 ドキュメントの更新通知を受け取る方法
    4. 13.4 コミュニティ・リソース
    5. 13.5 商標
    6. 13.6 静電気放電に関する注意事項
    7. 13.7 用語集
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要(続き)

DS90C241およびDS90C124には、高速I/OのLVSD信号通知が組み込まれています。LVDSによって、低消費電力かつ低ノイズの環境により、シリアル転送パス上で確実にデータを転送できます。動作周波数範囲について、シリアライザの出力エッジ・レートを最適化することにより、さらにEMIが低減されます。

さらに、このデバイスにはプリエンファシス機能があり、損失の多いケーブル上で長距離の伝送を行えるよう信号をブーストできます。内部DC平衡化されたエンコードとデコードは、ACカップリングされた相互接続をサポートします。