JAJSWB5A June 1999 – March 2025 INA133 , INA2133
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
TA = +25℃、VS = ±15V、RL = 10kΩ、グランドに接続、VREF = 0V、特に記述のない限り
図 5-1 ゲインと周波数との関係
図 5-3 電源除去特性と周波数の関係
図 5-5 入力同相電圧と出力電圧との関係
図 5-7 電圧ノイズ密度と周波数との関係
図 5-9 静止電流と温度との関係
図 5-11 短絡電流と温度との関係
図 5-13 オフセット電圧の製品分布(VS = ±15V)
図 5-15 オフセット電圧ドリフトの製品分布(VS = ±15V)
図 5-17 小信号のオーバーシュートと負荷容量との関係
図 5-19 小信号ステップ応答
図 5-21 最大出力電圧と周波数との関係
図 5-2 同相除去比と周波数との関係
図 5-4 チャネル セパレーションと周波数との関係
図 5-6 全高調波歪 + ノイズと周波数との関係
図 5-8 0.1Hz~10Hzにおけるピーク・ツー・ピーク電圧ノイズ
図 5-10 スルーレートと温度との関係
図 5-12 出力電圧スイングと出力電流との関係
図 5-14 オフセット電圧の製品分布(VS = ±5V)
図 5-16 オフセット電圧ドリフトの製品分布(VS = ±5V)
図 5-18 セトリングタイムと負荷容量との関係
図 5-20 大信号ステップ応答